虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

sdR

  • ALTERA sdR AM Controller White Paper

    ALTERA sdR AM Controller White Paper

    标签: Controller ALTERA Paper White

    上传时间: 2016-04-18

    上传用户:sxdtlqqjl

  • 可以用的通用sdRAM控制器,可以用在FPGA上,是sdR类型的

    可以用的通用sdRAM控制器,可以用在FPGA上,是sdR类型的

    标签: sdRAM FPGA sdR 控制器

    上传时间: 2016-07-23

    上传用户:woshiayin

  • 针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于sdR sdRam(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA)

    针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于sdR sdRam(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的面积大了一倍,验证了动态内存核[7 ]的实用性。

    标签: sdRam SRAM FPGA sdR

    上传时间: 2013-12-18

    上传用户:c12228

  • avr ucos 部分笔记 几个特殊函数 打开文档需要sdR

    avr ucos 部分笔记 几个特殊函数 打开文档需要sdR

    标签: ucos avr sdR

    上传时间: 2014-01-05

    上传用户:kristycreasy

  • 标准sdR sdRAM控制器参考设计_verilog_latticesdR_ctrl.v

    标准sdR sdRAM控制器参考设计_verilog_lattice\sdR_ctrl.v

    标签: verilog_latticesdR_ctrl sdRAM sdR 标准

    上传时间: 2016-08-28

    上传用户:hullow

  • 标准sdR sdRAM控制器参考设计

    标准sdR sdRAM控制器参考设计,有助于大家学习和参考

    标签: sdRAM sdR 标准 控制器

    上传时间: 2014-01-14

    上传用户:小宝爱考拉

  • 基于VHDL编写的sdR-sdRAM控制器的编程

    基于VHDL编写的sdR-sdRAM控制器的编程,目前是业界常用的RAM控制器

    标签: sdR-sdRAM VHDL 编写 控制器

    上传时间: 2017-01-19

    上传用户:Ants

  • sdR sdRAM的VHDL描述

    sdR sdRAM的VHDL描述,比较详细,还有数据手册

    标签: sdRAM VHDL sdR

    上传时间: 2014-12-03

    上传用户:zhanditian

  • Its a simple sdR to change modulation schemes

    Its a simple sdR to change modulation schemes

    标签: modulation schemes simple change

    上传时间: 2017-09-17

    上传用户:tuilp1a

  • 基于FPGA的数字中频收发信机的设计与实现.rar

    软件无线电(Software Defined Radio)是无线通信系统收发信机的发展方向,它使得通信系统的设计者可以将主要精力集中到收发机的数字处理上,而不必过多关注电路实现。在进行数字处理时,常用的方案包括现场可编程门阵列(FPGA)、数字信号处理器(DSP)和专用集成电路(ASIC)。FPGA以其相对较低的功耗和相对较低廉的成本,成为许多通信系统的首先方案。正是在这样的前提下,本课题结合软件无线电技术,研究并实现基于FPGA的数字收发信机。 @@ 本论文主要研究了发射机和接收机的结构和相关的硬件实现问题。首先,从理论上对发射机和接收机结构进行研究,找到收发信机设计中关键问题。其次,在理论上有深刻认识的基础上,以FPGA为手段,将反馈控制算法、反馈补偿算法和前馈补偿算法落实到硬件电路上。同步一直是数字通信系统中的关键问题,它也是本文的研究重点。本文在研究了已有各种同步方法的基础上,设计了一种新的同步方法和相应的接收机结构,并以硬件电路将其实现。最后,针对所设计的硬件系统,本文还进行了充分的硬件系统测试。硬件测试的各项数据结果表明系统设计方案是可行的,基本实现了数字中频收发机系统的设计要求。 @@ 本文中发射机系统是以Altera公司EP2C70F672C6为硬件平台,接收机系统以Altera公司EP2S180F1020C3为硬件平台。收发系统均是在Ouartus Ⅱ 8.0环境下,通过编写Verilog HDL代码和调用Altera IP core加以实现。在将设计方案落实到硬件电路实现之前,各种算法均使用MATLAB进行原理仿真,并在MATLAB仿真得到正确结果的基础上,使用Quartus Ⅱ 8.0中的功能仿真工具和时序仿真工具进行了前仿真和后仿真。所有仿真结果无误后,可下载至硬件平台进行调试,通过Quartus Ⅱ 8.0中集成的SignalTap逻辑分析仪,可以实时观察电路中各点信号的变化情况,并结合示波器和频谱仪,得到硬件测试结果。 @@关键词:sdR;数字收发机;FPGA;载波同步;符号同步

    标签: FPGA 数字中频 收发信机

    上传时间: 2013-04-24

    上传用户:diaorunze