针对数字钟双面板设计较为复杂的问题,利用国内知名度最高、应用最广泛的电路辅助设计软件Protel dxp 2004进行了电路板设计,本文提供了设计的一些方法和技巧,快速、准确地完成数字钟双面电路板的设计,采用双面板设计,布线面积是同样大小的单面板面积的两倍,其布线可以在两面间互相交错,所以更节省空间。
上传时间: 2013-10-07
上传用户:zjc0413
摘要:单片机课程教学的实践性强,首先分析了目前单片机实验教学的实际情况;为了提高单片机实验的教学效果、培养学生的实验技能和创新能力,在此引入了Keil和Proteus两个软件,将两者结合起来用于单片机的仿真实验,它们的特点分别是电子元件丰富、支持第三方的软件编辑、强大的原理图绘制功能和系统资源丰富、硬件投入少、形象直观等,最后通过彩灯循环的实验教学实例说明仿真的效果,并以此证明用仿真实验在单片机实验教学改革中的良好效果。关键字:单片机;实验教学;仿真;Keil;Proteus
上传时间: 2013-11-14
上传用户:wawjj
本文论述了状态机的verilog编码风格,以及不同编码风格的优缺点,Steve Golson's 1994 paper, "State Machine Design Techniques for Verilog and VHDL" [1], is agreat paper on state machine design using Verilog, VHDL and Synopsys tools. Steve's paper alsooffers in-depth background concerning the origin of specific state machine types.This paper, "State Machine Coding Styles for Synthesis," details additional insights into statemachine design including coding style approaches and a few additional tricks.
标签: Synthesis Machine Coding Styles
上传时间: 2013-10-15
上传用户:dancnc
本文详细讨论了VHDL语句对PLD设计的影响和设计经验,经典文章,值得仔细阅读消化。,PLD Programming Using VHDL
标签: Programming Using VHDL PLD
上传时间: 2013-11-17
上传用户:teddysha
本文简单讨论并总结了VHDL、Verilog,System verilog 这三中语言的各自特点和区别As the number of enhancements to variousHardware Description Languages (HDLs) hasincreased over the past year, so too has the complexityof determining which language is best fora particular design. Many designers and organizationsare contemplating whether they shouldswitch from one HDL to another.
标签: Verilog verilog System VHDL
上传时间: 2013-10-16
上传用户:牛布牛
本文讨论了如何设计有效的testbench,适合刚接触testbench不久的用户阅读提高 (xilinx公司编写)
标签: Testbenches Efficient Writing
上传时间: 2013-10-18
上传用户:xiaodu1124
这篇文章讨论了不同HDL代码的编写方式,对综合结果的影响。阅读本文对深入了解综合工具和提高HDL的编写水平有不少帮助,原文时针对Synopsys的综合软件论述的,但对所有综合软件,都有普遍的借鉴意义
标签: Synthesis Coding Styles Guide
上传时间: 2014-12-23
上传用户:huql11633
利用4017对彩灯的控制
上传时间: 2013-11-16
上传用户:manking0408
提出了一种基于仿生小波变换和模糊推理的变步长自适应滤波语音降噪算法。该算法首先用仿生小波变换法对包含噪声的语音信号进行小波分解,以分离出来的噪声信号作为自适应滤波器的输入,选择基于模糊推理变步长自适应算法对带噪声语音信号进行降噪处理,最终实现语音信号的信噪分离,去除语音信号中的噪声。仿真结果表明,该方法对语音信号有较为明显的降噪效果。
上传时间: 2013-10-14
上传用户:恋天使569
为得到性能优良、符合实际工程的锁相环频率合成器,提出了一种以ADI的仿真工具ADIsimPLL为基础,运用ADS(Advanced Design System 2009)软件的快速设计方法。采用此方法设计了频率输出为930~960 MHz的频率合成器。结果表明该频率合成器的锁定时间、相位噪声以及相位裕度等指标均达到了设计目标。
上传时间: 2013-12-16
上传用户:萍水相逢