虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

pll

锁相环(pll: Phase-locked loops)是一种利用反馈控制原理实现的频率及相位的同步技术,其作用是将电路输出的时钟与其外部的参考时钟保持同步。当参考时钟的频率或相位发生改变时,锁相环会检测到这种变化,并且通过其内部的反馈系统来调节输出频率,直到两者重新同步,这种同步又称为“锁相”
  • 经典IC设计电子书培训教程-数字IC系统设计1102页

    经典IC设计电子书培训教程-数字IC系统设计1102页1.1 IC系统组成概述  IC系统是什么? 对这个问题, 算法设计工程师、 架 构设计工程师、 电路设计工程师、 版图设计工程师会给 出不同的答案。   算法设计工程师说, IC系统是完成特定功能的硬 件。  架构设计工程师说, IC包括控制、 运算、 存储 部分。   电路设计工程师说, 这是加法器、 乘法器、 与非门、 运算放大器、 开关电容等的搭配。   第一章 IC系统设计概述 版图设计工程师说, 它是多边形组成的集合。   这些答案都对。 如果把它们组合起来, 就是一个较为 完备的答案。   图1.1给出了一个常见IC系统组成的示例。 在这个 系统中, 包括如下内容: · 数字部分(可能包括微处理器、 控制电路、 数据通路等);   · 模拟部分(可能包括pll、 A/D、 RF等);   · 连线;   · I/O PAD;   · 存储

    标签: ic设计

    上传时间: 2022-02-20

    上传用户:zhaiyawei

  • 接收机的设计

    本论文是依托“985”工程超宽带全中频比幅比相测向系统研制项目,在原有经典雷达接收机系统设计方案的基础上,结合测向系统的工作原理和测向要求,采用四通道一次变频超外差设计方案,基于MC和MMC器件分模块设计了一个雷达接收机,并对该接收机的频率源进行了研制论文首先针对该接收机系统的指标要求,进行了系统的变频分析以及链路的指标分配和核算,对接收机进行了系统级设计和功能模块规划。下变频电路是整个接收机系统的主要组成部分。论文选用双平衡混频器,并对下变频电路中各个功能模块,包括耦合电路、低噪声放大电路、混频电路、中频放大电路和中频滤波电路以及其本振信号功分电路和测试信号功分电路进行了设计和测试。在此基础上,还完成了下变频电路的结构布局和电磁兼容设计。频率源已成为雷达接收机系统的乃至整个雷达系统十分关键的技术。论文采用直接数字频率合成器(DDs)和锁相环(pll)相结合的频率合成方案,完成了频率合成器,包括DDS、pll以及其基于ARM的控制电路的设计和测试对接收机及其频率源的测试结果表明:系统工作状态正常,基本满足设计要求。21世纪进入高技术兵器时代,武器装备的自动化和智能化是其发展的主要趋势。智能化武器中最为突出的是精确制导和无人机,其精确的探测技术是由一个建立在一定体制上的测向系统完成,因而现代电子战对测向系统的准确性要求越来越高。在众多的测向体制中,比幅比桕测向具有系统设备少、易实现、通道的致性好及抗干扰性高等优点,被广泛使用于电子侦察设备。在这样一个测向系统中,雷达接收机是一个重要的组成部分。雷达(RADAR)词源于美国海军在1940年第二次世界大战中使用的一个保密代号,它是无线电探测和测距(Radio Detection and Ranging)的英文缩写,即用无线电方法发现目标并测定它们在空间的位置,因此雷达也称为“无线电定位”。随着雷达技术的发展,雷达的基本任务不仅仅是从探测目标中提取诸如目标距离,角坐标(方位角和俯仰角),而且还包括测量目标的速度,以及从目标回波中获取更多目标反射特性等方面的信息。

    标签: 接收机

    上传时间: 2022-03-29

    上传用户:slq1234567890

  • TPA3116D2数字功放

    TPA31xxD2系列产品是用于驱动高达100W/2Q的单声道扬声器的立体声高效、数字放大器功率级。TPA3130D2的高效率使得它能够在一个单层印刷电路板(PCB)上实现2x15W而无需外部散热片。TPA3118D2甚至能够在一个双层PCB上在不需要散热片的情况下运行2x30W/8Q。如果需要更高的功率,TPA3116D2在它正面散热垫(PowerPad)上连接一个小型散热片后,运行2x50W/4Q。所有这三个器件共用同一封装,这使得可在不同的功率级范围内使用一个单一PCB。TPA31XXD2高级振荡器/可编程锁相环路(pll)电路采用一个多重开关频率选项来避免AM干扰;在实现此功能的同时,还有一个主器件/从器件选项,这使得多重器件同步成为可能。TPA31XxD2器件在短路和过热,以及过压、欠压和DC情况下受到完全保护。故障被报告给处理器,从而避免过载情况下对器件造成的损坏。特性·支持多路输出配置-21V时,2x50W被驱动进入一个4Q桥接式(BTL)负载(TPA3116D2)-24V时,2x30W被驱动进入一个8QBTL负载(TPA3118D2)-15V时,2x15W被驱动进入一个8QBTL负载(TPA3130D2)·宽电压范围:4.5V-26V·高效D类操作-大于90%的功率效率与低空闲损失组合在一起大大减少了散热片尺寸-高级调制系统·多重开关频率-AM干扰防止-主器件/从器件同步-高达1.2MHz开关频率·带有高电源抑制比(PSRR)的反馈电源级架构减少了对于PSU的需要·可编程功率限制·差分/单端输入

    标签: tpa3116d2 数字功放

    上传时间: 2022-04-08

    上传用户:

  • 致象尔微TG401数据手册

    特点:o ARM® Cortex®-M4 CPU 平台o 高达150MHz 的高性能Cortex®-M4 处理器o 集成FPU 和MPUo 内存o 512KB 片上SRAMo 2KB 至512KB 可编程保持存储区o 闪存o 1MB 集成闪存o 原地执行NOR 闪存接口,在闪存中执行时接近0 等待状态o 供电和复位管理系统o 片上稳压器,支持1.7V-3.6V 输入o 上电复位(POR)o 时钟管理o 10-30MHz 晶体振荡器o 内部16MHz RCo 32kHz 晶体振荡器o 内部32kHz RCo 具有可编程输出频率的低功耗pllo 通用DMA:具有硬件流控制的8 通道DMA 控制器o 安全o 使用TRNG(真随机数发生器)的简单加密引擎o 定时器/计数器o 1x 系统节拍定时器o 4x 32 位定时器o 1x 看门狗定时器o 功耗(待确认)o 满载:待定uA/MHz @ 25°Co 运行:待定uA /MHz @ 25°Co 停止:待定@ 25°Co 保留:待定@ 25°C,32kB 保留存储器o 待机:待定@ 25°C,内部32kHz RCo 12 位逐次逼近寄存器(SAR)ADCo 每秒最多2M 样本o 可通过8:1 多路复用器选择输入o 1 个带有集成PHY 的USB 2.0 高速双角色端口o 两个SD / SDIO 主机接口o SD/SDIO 2.0 模式:时钟高达50MHzo LCD 控制器o 分辨率高达480x320o 6800 和8080 异步模式(8 位)o JTAG 调试功能o 3 个PWM(6 个输出),3 个捕捉和3 个QEP 模块o 4x UART,带有HW 流控制,最高可达4Mbpso 3x I2C,支持Fast Mode+(1000kbps)o 2x I2S 接口o 3x SPI 主器件高达25MHz,1x SPI 从器件高达10MHzo 32 个GPIOo 68 引脚QFN 封装o 温度范围:-40 至85°C4.1 带FPU 内核的ARM®CORTEX®-M4带有FPU 处理器的ARM®Cortex®-M4 是一款32 位RISC 处理器,具有出色的代码和功率效率。它支持一组DSP 指令,以允许高效执行信号处理算法,非常适合于可穿戴和其他嵌入式市场。集成的单精度FPU(浮点单元)便于重用第三方库,从而缩短开发时间。内部内存保护单元(MPU)用于管理对内的访问,以防止一个任务意外破坏另一个活动任务使用的内存。集成紧密耦合的嵌套向量中断控制器,提供多达16 个优先级。4.2 系统内存Bock 包含512kB 零等待状态SRAM,非常适合于当今算法日益增长的需求。同时,内存被细分为更小的区,从而可以单独地关闭以降低功耗。4.3 闪存和XIP 单元提供1MB 的集成NOR 闪存,以支持CPU 直接执行。为了提高性能,XIP 单元具有集成的缓存系统。缓冲内存与系统内存共享。与从系统内存运行性能相比,XIP 单元使得许多应用程序的运行接近100%。4.4 ROM集成ROM 固件包含通过NOR 闪存正常引导所需的引导加载程序,支持用于批量生产的闪存编程,还包括用于调试目的的UART 和USB 启动功能。

    标签: tg401

    上传时间: 2022-06-06

    上传用户:qdxqdxqdxqdx

  • Xilinx FPGA应用进阶 通用IP核详解和设计开发

    本书系统讲解通信网络领域Xilinx FPGA内部的IP硬核。以流行的Xilinx Virtex-6型号芯片举例,涵盖Xilinx FPGA在通信领域主流的IP核,阐述Xilinx FPGA时钟资源和DCM、pll和MMCM时钟管理器的特性和使用方法;介绍基于Block RAM资源生成ROM、RAM、FIFO和CAM核的使用过程。阐述TEMAC核背景知识、内部结构、接口时序和配置参数,给出生成实例;介绍LVDS技术规范、源同步实现方案和去偏移技术,讲解Xilinx FPGA中IODELAYE1、ISERDES1和OSERDES核使用方法;阐述Xilinx FPGA DDR3控制器IP核的结构组成、模块划分、接口信号和物理约束等。

    标签: xilinx fpga ip核

    上传时间: 2022-06-11

    上传用户:

  • 基于滑模观测器与分数阶锁相环的无传感器PMSM矢量控制

    Abstract: A sliding mode observer and fractional-order phase-locked loop (FO-pll) method is proposed for the sensorless speed control of a permanent magnet synchronous motor (PMSM).The saturation function is adopted in order to reduce the chattering phenomenon caused by the sliding mode observer. In this proposed FO-pll, method, a regulable fractional order r is involved, which means that the FO-pll provides an extra degree of freedom. In fact, the conventional phase-locked loop (pll) applied in sensorless PMSM control can be seen as a special case of the proposed FO-pll. By selecting a proper fractional order r a better performance may be achieved. The computer simulation results demonstrate the effectiveness of the proposed method.Key words: fractional calculus; fractional order phase-locked loop; sensorless control; sliding mode observer; permanent magnet synchronous motor; speed controll

    标签: 滑模观测器 传感器 pmsm 矢量控制

    上传时间: 2022-06-18

    上传用户:

  • 振荡电路的设计与应用PDF电子书

    《振荡电路的设计与应用》是2004年科学出版社出版的图书,作者是稻叶保,译者是何希才。本书中重点介绍了放大电路和振荡电路的设计与应用。《振荡电路的设计与应用》是“实用电子电路设计丛书”之一。《振荡电路的设计与应用》主要介绍振荡电路的设计与应用,内容包括基本振荡电路、RC方波振荡电路的设计、RC正弦波振荡电路的设计、高频LC振荡电路的设计、陶瓷与晶体振荡电路的设计,以及函数发生器的设计、电压控制振荡电路的设计、pll频率合成器的设计、数字频率合成器的设计,等等。

    标签: 振荡电路

    上传时间: 2022-06-22

    上传用户:

  • USB接口芯片的原理及应用

    随着计算机技术的快速发展,USB移动存储设备的使用已经非常普遍,因此在,些需要转存数据的设备、仪器上使用USB移动存储设备接口的芯片便相继产生了,CH375就是其中之一,它是一个USB总线的通用接口芯片,支持HOS T主机方式和SLAVE设备方式。在本地端,CH375具有8位数据总线和读、写、片选控制线以及中断输出,可以方便地挂接到单片机/DSP/MCU等控制器的系统总线上。在USB主机方式下,CH375还提供了串行通信方式,通过串行输入、串行输出和中断输出与单片机/DSP/MCU等相连接.CH375的USB主机方式支持各种常用的USB全速设备,外部单片机/DSP/MCU可以通过CH375按照相应的USB协议与USB设备通信。CH375芯片内部结构1内部结构&n bsp;CH375芯片内部集成了pll倍频器、主从USB接口SIE、数据缓冰区、被动并行接口、异步串行接口、命令解释器、控制传输的协议处理器、通用的周件程序等,CH375芯片引脚排列如图1所示。2内部物理端点CH375芯片内部具有7个物理端点。端点0是默认端点,支持上传和下传,上传和下传缓冲区各是8B:端点1包括上传端点和下传端点,上传和下传缓冲区各是8B,上传端点的端点号是81H,下传端点的端点号是01H:端点2包括上传端点和下传端点,上传和下传缓冲区各是64B,上传端点的端点号是82H,下传端点的端点号是02H.

    标签: usb 接口

    上传时间: 2022-06-26

    上传用户:

  • WM8978中文资料

    带扬声器驱动的立体声多媒体数字信号编译码器描述WM8978是一个低功耗、高质量的立体声多媒体数字信号编译码器。它主要应用于便携式应用,比如数码照相机、可携式数码摄像机。它结合了立体声差分麦克风的前置放大与扬声器、耳机和差分、立体声线输出的驱动,减少了应用时必需的外部组件,比如不需要单独的麦克风或者耳机的放大器。高级的片上数字信号处理功能,包含一个5路均衡功能,一个用于ADC和麦克风或者线路输入之间的混合信号的电平自动控制功能,一个纯粹的录音或者重放的数字限幅功能。另外在ADC的线路上提供了一个数字滤波的功能,可以更好的应用滤波,比如“减少风噪声”。WM8978可以被应用为一个主机或者一个从机。基于共同的参考时钟频率,比如12MHz和13MHz,内部的pll可以为编译码器提供所有需要的音频时钟。WM8978工作在模拟电源电压2.5V到3.3V,尽管它的数字核心部分为了节省电能可以把工作电压下降到1.62V。如果需要增大输出功率,扬声器和OUT3/4线输出可以在5V电源运行。芯片的个别部分也可以通过软件进行断电控制。

    标签: wm8978

    上传时间: 2022-07-06

    上传用户:

  • stm32f103最小系统使用手册

    1.STM32F103C8T6 最小系统简介硬件资源:1、STM32F103C8 主芯片一片2、贴片8M 晶振(通过芯片内部pll 最高达72M)ST 官方标准参数3、LM1117-3.3V 稳压芯片,最大提供800mA 电流4、一路miniUSB 接口,可以给系统版供电,预留USB 通讯功能5、复位按键6、标准JTAG 下载口一个,支持JLink,STLink7、BOOT 选择端口8、IO 扩展排针 20pin x 29、电源指示灯1 个10、功能指示灯一个,用于验证IO 口基本功能11、预留串口下载接口,方便和5V 开发板连接,用串口即可下载程序12、尺寸:64mm X 36.4mm13、高性能爱普生32768Hz 晶振,价格是直插晶振的10 倍价格,易起振14、20K RAM,64K ROM ,TQFP48 封装

    标签: stm32f103 最小系统

    上传时间: 2022-07-23

    上传用户:kingwide