dsp642 for easm based on BIOS
上传时间: 2014-02-08
上传用户:亚亚娟娟123
DSP642 for net based on BIOS
上传时间: 2014-07-02
上传用户:84425894
dsp642 for bootloader based on BIOS
标签: bootloader based BIOS dsp
上传时间: 2015-07-15
上传用户:qq521
DSP642 for vedio based on mepg4
上传时间: 2015-07-15
上传用户:thesk123
本程序是一个PLL仿真程序,分为参数设置,仿真和后显示三部分.
上传时间: 2015-07-20
上传用户:小鹏
这个程序是matlab用来来对锁相环(PLL)进行仿真的,这样的选择基于多方面的考虑
上传时间: 2013-12-18
上传用户:cooran
the program is based on LMS filter algorithm,and it has been simulated,the simulation environment is matlab
标签: environment simulation the algorithm
上传时间: 2013-12-21
上传用户:zhenyushaw
模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下,R1、Cl、C2的取值不同,常用的参数组合如表l所列。PLL模块的电源引脚PLLVCCA分别通过磁珠和0.1μF的电容与数字电源引脚VDD和数字地引脚VSS连接,构成低通滤波电路,保证时钟模块的可靠供电。模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下,R1、Cl、C2的取值不同,常用的参数组合如表l所列。PLL模块的电源引脚PLLVCCA分别通过磁珠和0.1μF的电容与数字电源引脚VDD和数字地引脚VSS连接,构成低通滤波电路,保证时钟模块的可靠供电。
上传时间: 2014-01-07
上传用户:ikemada
Design and Realization of Digital Filter and Its Application System Based on TMS320C5402 Chip
标签: Application Realization and Digital
上传时间: 2014-01-24
上传用户:璇珠官人
PLL-LMX2325 C程序,用于锁相环频率控制
上传时间: 2013-12-10
上传用户:bjgaofei