用maxplus2实现的一种通用逻辑模块,背景是一个基于dsp的嵌入式开发板,上面的逻辑模块全用cpld实现。此模块可以供以后的嵌入式开发作参考。
上传时间: 2013-09-06
上传用户:懒龙1988
开发环境:maxplus2 a/d convortor
上传时间: 2015-03-13
上传用户:asasasas
vhdl描述的显示代码 maxplus2开发环境
上传时间: 2015-03-13
上传用户:cc1
maxplus2为开发环境 vhdl编写的自由 计数器 程序
上传时间: 2014-01-01
上传用户:hxy200501
maxplus2为开发环境 vhdl编写的 键盘 程序
上传时间: 2015-03-13
上传用户:wpwpwlxwlx
maxplus2为开发环境 vhdl编写的 扫描 程序
上传时间: 2015-03-13
上传用户:2467478207
一个FIR低通滤波器,最小阻带衰减-30db,带内波动小于1db.用maxplus2设计与仿真。
上传时间: 2013-12-08
上传用户:wmwai1314
maxplus2是一款应用于硬件编程的编程软件,本文件教你快速掌握其编程,仿真方法。
上传时间: 2015-03-25
上传用户:stella2015
大家好没办法还是那句话 我现在用maxplus2有高手跟我联系请上qq94229631 手机13788910703上海的我姓曹
标签: 13788910703 maxplus2 94229631 qq
上传时间: 2013-12-24
上传用户:gut1234567
用vhdl实现一个fir滤波器 设计要求: 1.最小阻带衰减-30db。 2.带内波动小于1db. 3.用MATLIB与maxplus2联合设计与仿真
上传时间: 2013-12-19
上传用户:llandlu