虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

low-Pass

  • AVR single-chip developed by a very low threshold, as long as the computer will be able to study the

    AVR single-chip developed by a very low threshold, as long as the computer will be able to study the development of AVR microcontroller. Only a single-chip ISP download beginners line, the editing, debugging of software programs through a direct line into the AVR microcontroller, which can develop AVR Series Single-chip package of a variety of devices. AVR single-chip microcomputer in the industry known as "front-line struggle to seize state power."

    标签: single-chip developed threshold the

    上传时间: 2013-12-09

    上传用户:invtnewer

  • Visual Basic Low Level Disk Acces

    Visual Basic Low Level Disk Acces

    标签: Visual Basic Acces Level

    上传时间: 2013-12-23

    上传用户:王楚楚

  • 下载者包括四个工程: CDown:生成器 userinit:真正的下载者 Dat:驱动和下载者的安装程序 pass:驱动程序

    下载者包括四个工程: CDown:生成器 userinit:真正的下载者 Dat:驱动和下载者的安装程序 pass:驱动程序

    标签: userinit CDown pass

    上传时间: 2014-01-11

    上传用户:lht618

  • The STi7105 uses state of the art process technology to provide an ultra low-cost, fully featured

    The STi7105 uses state of the art process technology to provide an ultra low-cost, fully featured HD AVC decoder IC. It is a highly integrated system-on-chip suitable for STB markets across all networks (cable/satellite/DTT/x- DSL/IP) worldwide

    标签: technology low-cost featured process

    上传时间: 2013-12-22

    上传用户:时代电子小智

  • Buffer low THD distortion and hi-impendance, Very wide frequency band.

    Buffer low THD distortion and hi-impendance, Very wide frequency band.

    标签: hi-impendance distortion frequency Buffer

    上传时间: 2014-08-08

    上传用户:dragonhaixm

  • PXA270 design guide low level primitives

    PXA270 design guide low level primitives

    标签: primitives design guide level

    上传时间: 2014-06-30

    上传用户:yxgi5

  • Low density parity check matrix

    Low density parity check matrix

    标签: density parity matrix check

    上传时间: 2014-01-08

    上传用户:yt1993410

  • LDO环路分析及补偿

    低压差线性稳压器(Low Dropout Voltage Regulator,LDO)属于线性稳压器的一种,但由于其压差较低,相对于一般线性稳压器而言具有较高的转换效率。但在电路稳定性上有所下降,而且LDO有着较高的输出电阻,使得输出极点的位置会随着负载情况有很大关系。因此需要对LDO进行频率补偿来满足其环路稳定性要求。内容安排上第一节首先简单介绍各种线性稳压源的区别:第二节介绍LDO中的主要参数及设计中需要考虑折中的一些问题;第三节对LDO开环电路的三个模块,运放模块,PMOS模块和反馈模块进行简化的小信号分析,得出其传输函数并判断其零极点:第四节针对前面分析的三个LDO环路模块分别进行补偿考虑,并结合RT9193电路对三种补偿方法进行了仿真验证和解释说明。该电路主要包含基准电路以及相关启动电路,保护电路(OTP,OCP等),误差放大器,调整管(Pass Element)和电阻反馈网络。在电路上,通过连接到误差放大器反相输入端的分压电阻对输出电压进行采样,误差放大器的同相输入端连接到一个基准电压(Bandgap Reference),误差放大器会使得两个输入端电压基本相等,因此,可以通过控制调整管输出足够的负载电流以保证输出电压稳定。电路所采用的调整管不同,其Dropout电压不同。以前大多使用三极管来作为稳压源的调整管,常见的有NPN稳压源,PNP稳压源(LDO),准LDO稳压源,其调整管如图2所示,其Dorpout电压分别是:VoRop=2VBE+ Vsr-NPN稳压源VoRоP =VsurPNP稳压源(LDO)VDRoP=VE + Vsur-准LDO稳压源

    标签: ldo 环路分析

    上传时间: 2022-06-19

    上传用户:

  • 基于FPGA的高速串行接口模块仿真设计.rar

    现代社会信息量爆炸式增长,由于网络、多媒体等新技术的发展,用户对带宽和速度的需求快速增加。并行传输技术由于时钟抖动和偏移,以及PCB布线的困难,使得传输速率的进一步提升面临设计的极限;而高速串行通信技术凭借其带宽大、抗干扰性强和接口简单等优势,正迅速取代传统的并行技术,成为业界的主流。 本论文针对目前比较流行并且有很大发展潜力的两种高速串行接口电路——高速链路口和Rocket I/O进行研究,并以Xilinx公司最新款的Virtex-5 FPGA为研究平台进行仿真设计。本论文的主要工作是以某低成本相控阵雷达信号处理机为设计平台,在其中的一块信号处理板上,进行了基于LVDS(Low VoltageDifferential Signal)技术的高速LinkPort(链路口)设计和基于CML(Current ModeLogic)技术的Rocket I/O高速串行接口设计。首先在FPGA的软件中进行程序设计和功能、时序的仿真,当仿真验证通过之后,重点是在硬件平台上进行调试。硬件调试验证的方法是将DSP TS201的链路口功能与在FPGA中的模拟高速链路口相连接,进行数据的互相传送,接收和发送的数据相同,证明了高速链路口设计的正确性。并且在硬件调试时对Rocket IO GTP收发器进行回环设计,经过回环之后接收到的数据与发送的数据相同,证明了Rocket I/O高速串行接口设计的正确性。

    标签: FPGA 高速串行 接口模块

    上传时间: 2013-04-24

    上传用户:恋天使569

  • LDPC编码算法研究及其FPGA实现.rar

    LDPC(Low Density Parity Check)码是一类可以用非常稀疏的校验矩阵或二分图定义的线性分组纠错码,最初由Gallager发现,故亦称Gallager码.它和著名Turbo码相似,具有逼近香农限的性能,几乎适用于所有信道,因此成为近年来信道编码界研究的热点。 LDPC码的奇偶校验矩阵呈现稀疏性,其译码复杂度与码长成线性关系,克服了分组码在长码长时所面临的巨大译码计算复杂度问题,使长编码分组的应用成为可能。而且由于校验矩阵的稀疏特性,在长的编码分组时,相距很远的信息比特参与统一校验,这使得连续的突发差错对译码的影响不大,编码本身就具有抗突发差错的特性。 本文首先介绍了LDPC码的基本概念和基本原理,其次,具体介绍了LDPC码的构造和各种编码算法及其生成矩阵的产生方法,特别是准循环LDPC码的构造以及RU算法、贪婪算法,并在此基础上采用贪婪算法对RU算法进行了改进。 最后,选用Altera公司的Stratix系列FPGA器件EPls25F67217,实现了码长为504的基于RU算法的LDPC编码器。在设计过程中,为节省资源、提高速度,在向量存储时采用稀疏矩阵技术,在向量相加时采用通过奇校验直接判定结果的方法,在向量乘法中,采用了前向迭代方法,避开了复杂的矩阵求逆运算。结果表明,该编码器只占用约10%的逻辑单元,约5%的存储单元,时钟频率达到120MHz,数据吞吐率达到33Mb/s,功能上也满足编码器的要求。

    标签: LDPC FPGA 编码

    上传时间: 2013-06-09

    上传用户:66wji