以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数混合信号完整性设计、电磁兼容性设计和基于总线和接口标准(PCI Express)的数据传输和处理软件设计。在实现了系统硬件的基础上,采用Xilinx公司ISE软件的在线逻辑分析仪(ChipScope Pro)测试了ADC和采样时钟的性能,实测表明整体指标达到设计要求。给出上位机对采集数据进行处理的结果,表明系统实现了数据的实时采集存储功能。
上传时间: 2014-11-26
上传用户:黄蛋的蛋黄
电子发烧友网为大家提供了新一代高速定位模块QD75M详解,希望看完之后你对高速定位模块QD75M有一个全面的认识。
上传时间: 2013-10-22
上传用户:stvnash
直接数据频率合成器(DDS)因能产生频率捷变且残留相位噪声性能卓越而著称。另外,多数用户都很清楚DDS输出频谱中存在的杂散噪声,比如相位截断杂散以及与相位-幅度转换过程相关的杂散等。此类杂散是实际DDS设计中的有限相位和幅度分辨率造成的结果。
标签: 杂散噪声
上传时间: 2013-11-18
上传用户:shfanqiwei
通常以为TTL门的速度高于“CMOS门电路。影响TTL门电路工作速度的主要因素是电路内部管子的开关特性、电路结构及内部的各电阻数值。电阻数值越大,作速度越低。管子的开关时间越长,门的工作速度越低。门的速度主要体现在输出波形相对于输入波形上有“传输延时”tpd。将tpd与空载功耗P的乘积称“速度-功耗积”,做为器件性能的一个重要指标,其值越小,表明器件的性能越 好(一般约为几十皮(10-12)焦耳)。与TTL门电路的情况不同,影响CMOS电路工作速度的主要因素在于电路的外部,即负载电容CL。CL是主要影响器件工作速度的原因。由CL所决定的影响CMOS门的传输延时约为几十纳秒。
上传时间: 2013-11-22
上传用户:DE2542
直接数字式频率合成器(DDS)—DDS同DSP(数字信号处理)一样,也是一项关键的数字化技术。与传统的频率合成器相比,DDS具有低成本、低功耗、高分辨率和快速转换时间等优点。
上传时间: 2013-10-21
上传用户:ccclll
故障样本数据的获取是模拟电路故障诊断中最基本的步骤。为了实现短时间内多次进行故障注入、获取大量样本数据,提出了基于SLPS的样本数据自动获取技术。利用SLPS将PSpice与Matlab结合,采用Matlab编程,实现故障模拟电路仿真数据获取的自动化。实际应用表明该方法操作简便,自动化程度高。
上传时间: 2013-10-23
上传用户:ZJX5201314
基于探索 RLC串联电路谐振特性仿真实验技术的目的,采用Multisim10仿真软件对RLC串联电路谐振特性进行了仿真实验测试,给出了几种Multisim仿真实验方案,介绍了谐振频率、上限频率、下限频率及品质因数的测试和计算方法,讨论了电阻大小对品质因数的影响。结论是仿真实验可直观形象地描述RLC串联电路的谐振特性,将电路的硬件实验方式向多元化方式转移,利于培养知识综合、知识应用、知识迁移的能力,使电路分析更加灵活和直观。
上传时间: 2013-10-12
上传用户:Maple
在本课题中,兼顾了效率及线性度,采用自适应预失真前馈复合线性化系统来改善高功率放大器的线性度。由于加入自适应控制模块,射频电路不受温度、时漂、输入功率等的影响,可始终处于较佳工作状态,这使得整个放大系统更为实用,也更具有拓展价值。
上传时间: 2013-11-21
上传用户:xauthu
本文针对传统仪用放大电路的特点,介绍了一种高共模抑制比仪用放大电路,引入共模负反馈,大大提高了通用仪表放大器的共模抑制能力。
上传时间: 2013-11-10
上传用户:lingfei
由于CMOS器件静电损伤90%是延迟失效,对整机应用的可靠性影响太大,因而有必要对CMOS器件进行抗静电措施。本文描述了CMOS器件受静电损伤的机理,从而对设计人员提出了几种在线路设计中如何抗静电,以保护CMOS器件不受损伤。
上传时间: 2013-11-05
上传用户:yupw24