usb_cpld_code.zip usbjtag - Variations on the implementation of a USB JTAG adapter.
标签: implementation usb_cpld_code Variations adapter
上传时间: 2013-08-31
上传用户:ruan2570406
MSP430-jtag-Adapter:MSP430-JTAG doesn’t need external power supply, as MSP430 microcontrollers require only 3-5 mA while programming and all necessary power supply is taken from the LPT port.
标签: MSP 430 microcontrollers jtag-Adapter
上传时间: 2013-12-25
上传用户:洛木卓
与“轻松制作MSP430-jtag-Adapter.pdf”相关的一些参考文档。
标签: jtag-Adapter MSP 430
上传时间: 2014-01-22
上传用户:wff
usb_cpld_code.zip usbjtag - Variations on the implementation of a USB JTAG adapter.
标签: implementation usb_cpld_code Variations adapter
上传时间: 2013-12-29
上传用户:aysyzxzm
DIY for MSP430-jtag-Adapter
标签: jtag-Adapter DIY 430 for
上传时间: 2016-09-22
上传用户:ynzfm
JTAG Tools is a software package which enables working with JTAG-aware (IEEE 1149.1) hardware devices (parts) and boards through JTAG adapter.
标签: JTAG-aware hardware software enables
上传时间: 2016-10-20
上传用户:520
MSP430USB仿真器制作资料+430JTAG简版仿真器+利尔达- 轻松制作MSP430 JTAG Adapter+制作的单面板的MSP430JTAG仿真器 几套430JTAG制作方案,做不好你找我........
上传时间: 2013-07-26
上传用户:liaofamous
GY7501A GY7512 USB-I2C Adapter 产品使用说明书
上传时间: 2013-07-19
上传用户:eeworm
专辑类-实用电子技术专辑-385册-3.609G GY7501A-GY7512-USB-I2C-Adapter-产品使用说明书-15页-0.3M.pdf
上传时间: 2013-06-26
上传用户:liansi
随着半导体制造技术不断的进步,SOC(System On a Chip)是未来IC产业技术研究关注的重点。由于SOC设计的日趋复杂化,芯片的面积增大,芯片功能复杂程度增大,其设计验证工作也愈加繁琐。复杂ASIC设计功能验证已经成为整个设计中最大的瓶颈。 使用FPGA系统对ASIC设计进行功能验证,就是利用FPGA器件实现用户待验证的IC设计。利用测试向量或通过真实目标系统产生激励,验证和测试芯片的逻辑功能。通过使用FPGA系统,可在ASIC设计的早期,验证芯片设计功能,支持硬件、软件及整个系统的并行开发,并能检查硬件和软件兼容性,同时还可在目标系统中同时测试系统中运行的实际软件。FPGA仿真的突出优点是速度快,能够实时仿真用户设计所需的对各种输入激励。由于一些SOC验证需要处理大量实时数据,而FPGA作为硬件系统,突出优点是速度快,实时性好。可以将SOC软件调试系统的开发和ASIC的开发同时进行。 此设计以ALTERA公司的FPGA为主体来构建验证系统硬件平台,在FPGA中通过加入嵌入式软核处理器NIOS II和定制的JTAG(Joint Test ActionGroup)逻辑来构建与PC的调试验证数据链路,并采用定制的JTAG逻辑产生测试向量,通过JTAG控制SOC目标系统,达到对SOC内部和其他IP(IntellectualProperty)的在线测试与验证。同时,该验证平台还可以支持SOC目标系统后续软件的开发和调试。 本文介绍了芯片验证系统,包括系统的性能、组成、功能以及系统的工作原理;搭建了基于JTAG和FPGA的嵌入式SOC验证系统的硬件平台,提出了验证系统的总体设计方案,重点对验证系统的数据链路的实现进行了阐述;详细研究了嵌入式软核处理器NIOS II系统,并将定制的JTAG逻辑与处理器NIOS II相结合,构建出调试与验证数据链路;根据芯片验证的要求,设计出软核处理器NIOS II系统与PC建立数据链路的软件系统,并完成芯片在线测试与验证。 本课题的整体任务主要是利用FPGA和定制的JTAG扫描链技术,完成对国产某型DSP芯片的验证与测试,研究如何构建一种通用的SOC芯片验证平台,解决SOC验证系统的可重用性和验证数据发送、传输、采集的实时性、准确性、可测性问题。本文在SOC验证系统在芯片验证与测试应用研究领域,有较高的理论和实践研究价值。
上传时间: 2013-05-25
上传用户:ccsp11