虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

emmc阵列

  • 一种阵列天线幅相误差校正方法设计

    阵列信号处理是当前信号处理的热门方向,为信号处理带来极大的方便,阵列信号处理中的各通道不一致问题将会给阵列信号处理带来影响,很多文献中介绍过关于自适应幅相误差校正的理论及方法,但实现起来都比较耗费资源和时间,且效果有待实践验证。提出一种工程上可实现且计算量较小的通道校正方法-查表法。通过仿真,结果表明此方法可以对特定来向的有用信号进行较为准确的校正。

    标签: 阵列天线 幅相误差 校正

    上传时间: 2014-01-12

    上传用户:fxf126@126.com

  • 基于分数时延的宽带数字阵列波束形成

    为实现宽带数字阵列各阵元传输时延的精确补偿,引入分数时延滤波器。通过对一种分数时延滤波器设计方法及宽带数字阵波束形成原理的分析,提出针对有载波宽带雷达信号的接收波束形成实现结构。

    标签: 分数 时延 宽带 数字阵列

    上传时间: 2013-10-21

    上传用户:青春给了作业95

  • 短波对数周期天线及其阵列的方向性

    运用矩量法进行分析, 从单个对数周期天线入手, 讨论了分析问题的理论依据, 给出了进行计算的表达式, 分析了单个对数周期天线的方向特性及其与振子数目的关系, 并对不计互耦影响情形下阵列的方向特性进行了计算。

    标签: 短波 对数 周期天线 方向

    上传时间: 2013-11-22

    上传用户:hfnishi

  • 新型高增益反射阵列天线的设计

    介绍了一种新型的高增益反射阵列天线。根据栅格阵列的特点,确立了天线的结构,通过开槽线阻抗变换器实现匹配,并利用电磁场仿真软件HFSS对该天线进行了理论分析。仿真值与实测值能较好地吻合,表明该天线具有良好的匹配和高增益特性。

    标签: 增益 反射 阵列 线的设计

    上传时间: 2013-10-20

    上传用户:王成林。

  • 基于粒子群算法的阵列天线波束赋形

    粒子群算法是在遗传算法基础上发展起来的一种新的并行优化方法,可用于解决大量非线性、不可微和多峰值的复杂问题。与遗传算法不同的是,粒子群算法中的粒子有记忆功能,整个搜索过程是跟随当前最优粒子的过程,因此在大多数情况下,所有的粒子可能更快的收敛于最优解。而且粒子群算法理论简单,参数少,因此其应用更为广泛。文中把粒子群算法用于阵列天线的波束赋形,结果表明粒子群算法在对天线形状进行设计方面有很好的发展前景。

    标签: 粒子群算法 波束赋形 阵列天线

    上传时间: 2013-11-14

    上传用户:lz4v4

  • 圆极化微带阵列天线的设计

    研究了圆极化微带阵列天线的设计方法。重点讨论了用双馈电正方形单元天线实现圆极化、高增益阵列天线的实现方法,并利用Ansoft HFSS 软件进行仿真分析,仿真结果显示,在工作频带内天线增益>13 dB,驻波<1.3,方向图E面波瓣宽度>33°,H面波瓣宽度>33°。

    标签: 圆极化 阵列 线的设计

    上传时间: 2013-10-15

    上传用户:Sophie

  • 阵列信号处理中的DOA估计技术研究

      阵列信号处理中的DOA估计技术研究,稳健的参数估计技术是现代信号处理的重要研究领域。采用阵列信号处高分辨新体制电子卫星的关键环节。

    标签: DOA 阵列信号处理 技术研究

    上传时间: 2013-10-17

    上传用户:wutong

  • 采用EEPROM工艺设计通用阵列逻辑器件

    采用EEPROM 工艺设计通用阵列逻辑器件 ——遇到的问题与解决方案 深圳市国微电子股份有限公司 裴国旭 电可擦除只读存储器(EEPROM)工艺可广泛运用于各种消费产品中,像微控制器、 无线电话、数字信号处理器、无线通讯设备以及诸如专用芯片设计等诸多应用设备中。0.18μmEEPROM 智能模块平台可广泛应用于快速增长的IC 卡市场,如手机SIM 卡、借记卡、信用卡、身份证、智能卡、USB 钥匙以及其他需要安全认证或需时常更新和编写资料的应用设备中。

    标签: EEPROM 工艺设计 阵列 逻辑器件

    上传时间: 2013-11-10

    上传用户:baba

  • 通用阵列逻辑GAL实现基本门电路的设计

    通用阵列逻辑GAL实现基本门电路的设计 一、实验目的 1.了解GAL22V10的结构及其应用; 2.掌握GAL器件的设计原则和一般格式; 3.学会使用VHDL语言进行可编程逻辑器件的逻辑设计; 4.掌握通用阵列逻辑GAL的编程、下载、验证功能的全部过程。 二、实验原理 1. 通用阵列逻辑GAL22V10 通用阵列逻辑GAL是由可编程的与阵列、固定(不可编程)的或阵列和输出逻辑宏单元(OLMC)三部分构成。GAL芯片必须借助GAL的开发软件和硬件,对其编程写入后,才能使GAL芯片具有预期的逻辑功能。GAL22V10有10个I/O口、12个输入口、10个寄存器单元,最高频率为超过100MHz。 ispGAL22V10器件就是把流行的GAL22V10与ISP技术结合起来,在功能和结构上与GAL22V10完全相同,并沿用了GAL22V10器件的标准28脚PLCC封装。ispGAl22V10的传输时延低于7.5ns,系统速度高达100MHz以上,因而非常适用于高速图形处理和高速总线管理。由于它每个输出单元平均能够容纳12个乘积项,最多的单元可达16个乘积项,因而更为适用大型状态机、状态控制及数据处理、通讯工程、测量仪器等领域。ispGAL22V10的功能框图及引脚图分别见图1-1和1-2所示。 另外,采用ispGAL22V10来实现诸如地址译码器之类的基本逻辑功能是非常容易的。为实现在系统编程,每片ispGAL22V10需要有四个在系统编程引脚,它们是串行数据输入(SDI),方式选择(MODE)、串行输出(SDO)和串行时钟(SCLK)。这四个ISP控制信号巧妙地利用28脚PLCC封装GAL22V10的四个空脚,从而使得两种器件的引脚相互兼容。在系统编程电源为+5V,无需外接编程高压。每片ispGAL22V10可以保证一万次在系统编程。 ispGAL22V10的内部结构图如图1-3所示。 2.编译、下载源文件 用VHDL语言编写的源程序,是不能直接对芯片编程下载的,必须经过计算机软件对其进行编译,综合等最终形成PLD器件的熔断丝文件(通常叫做JEDEC文件,简称为JED文件)。通过相应的软件及编程电缆再将JED数据文件写入到GAL芯片,这样GAL芯片就具有用户所需要的逻辑功能。  3.工具软件ispLEVER简介 ispLEVER 是Lattice 公司新推出的一套EDA软件。设计输入可采用原理图、硬件描述语言、混合输入三种方式。能对所设计的数字电子系统进行功能仿真和时序仿真。编译器是此软件的核心,能进行逻辑优化,将逻辑映射到器件中去,自动完成布局与布线并生成编程所需要的熔丝图文件。软件中的Constraints Editor工具允许经由一个图形用户接口选择I/O设置和引脚分配。软件包含Synolicity公司的“Synplify”综合工具和Lattice的ispVM器件编程工具,ispLEVER软件提供给开发者一个简单而有力的工具。

    标签: GAL 阵列 逻辑 门电路

    上传时间: 2013-11-17

    上传用户:看到了没有

  • 阵列的具体设置方法

    阵列的具体设置方法

    标签: 阵列

    上传时间: 2015-01-16

    上传用户:kernaling