设计了一种基于FPGA纯硬件方式实现方向滤波的指纹图像增强算法。设计采用寄存器传输级(RTL)硬件描述语言(Verilog HDL),利用时分复用和流水线处理等技术,完成了方向滤波指纹图像增强算法在FPGA上的实现。整个系统通过了Modelsim的仿真验证并在Terasic公司的de2平台上完成了硬件测试。设计共消耗了3716个逻辑单元,最高处理速度可达92.93MHz。以50MHz频率工作时,可在0.5s以内完成一幅256×256指纹图像的增强处理。
上传时间: 2013-11-06
上传用户:rishian
设计了一个基于FPGA的单精度浮点数乘法器.设计中采用改进的带偏移量的冗余Booth3算法和跳跃式Wallace树型结构,并提出对Wallace树产生的2个伪和采用部分相加的方式,提高了乘法器的运算速度;加入对特殊值的处理模块,完善了乘法器的功能.本设计在Altera de2开发板上进行了验证.
上传时间: 2013-10-13
上传用户:yl1140vista
user_logic_VGA_Controller,适合于de2开发板,把这个文件夹放在工程目录之中,就可以在SOPC里直接添加VGA_Controller IP核了,很方便使用。
上传时间: 2013-12-25
上传用户:chfanjiang
此源码是用altera公司的nios II IDE开发的,基于de2核心板的SD卡播放wav格式音频文件的程序
上传时间: 2015-09-11
上传用户:mhp0114
嵌入式程序,实现了在altera FPGA de2上面的 micro/us 实时操作系统,几个任务间的互相转换,以及时间的控制。
标签: 嵌入式程序
上传时间: 2013-12-19
上传用户:13188549192
VGA的IP核,可直接用于nios II的应用里,在de2板子直接使用
上传时间: 2016-02-24
上传用户:yyq123456789
ISP1362的IP核,可直接用于nios II的应用里,在de2板子直接使用
上传时间: 2013-12-24
上传用户:firstbyte
基于UCOS的嵌入式系统的应用,通过LWIP实现了主机和一个FPGA开发板de2的数据通信。刚调试通过
上传时间: 2016-03-16
上传用户:silenthink
详细描述了DM9000A网络接口芯片的功能,对于de2开发板上的学习很有帮助。还上载了C程序的实现以及Verilog 代码的实现,
上传时间: 2013-12-06
上传用户:lgnf
这个给QuartusII初学者用的,里面很清楚的通过几个例子来告诉怎么运用QuartusII. 实验1:Quartus入门 实验2:简单的组合逻辑电路设计 实验3:七段数码管显示 实验4:BCD码显示及运 实验5:触发器和计数器 实验6:存储器的设计 实验7:基于de2 的SOPC系统开发附录:
上传时间: 2016-04-20
上传用户:leehom61