本文简单探讨了verilog HDL设计中的可综合性问题,适合HDL初学者阅读 用组合逻辑实现的电路和用时序逻辑实现的 电路要分配到不同的进程中。 不要使用枚举类型的属性。 Integer应加范围限制。 通常的可综合代码应该是同步设计。 避免门级描述,除非在关键路径中。
上传时间: 2013-11-18
上传用户:swaylong
这篇文章讨论了不同HDL代码的编写方式,对综合结果的影响。阅读本文对深入了解综合工具和提高HDL的编写水平有不少帮助,原文时针对Synopsys的综合软件论述的,但对所有综合软件,都有普遍的借鉴意义
标签: Synthesis Coding Styles Guide
上传时间: 2014-01-11
上传用户:亚亚娟娟123
针对Virtex-6 给出了HDL设计指南,其中,赛灵思为每个设计元素给出了四个设计方案元素,并给出了Xilinx认为是最适合你的解决方案。这4个方案包括:实例,推理,CORE Generator或者其他Wizards,宏支持.
上传时间: 2015-01-02
上传用户:pinksun9
本文利用Verilog HDL 语言自顶向下的设计方法设计多功能数字钟,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成综合、仿真。此程序通过下载到FPGA 芯片后,可应用于实际的数字钟显示中。 关键词:Verilog HDL;硬件描述语言;FPGA Abstract: In this paper, the process of designing multifunctional digital clock by the Verilog HDL top-down design method is presented, which has shown the readability, portability and easily understanding of Verilog HDL as a hard description language. Circuit synthesis and simulation are performed by Altera QuartusⅡ 4.1 and ModelSim SE 6.0. The program can be used in the truly digital clock display by downloading to the FPGA chip. Keywords: Verilog HDL;hardware description language;FPGA
上传时间: 2013-11-10
上传用户:hz07104032
CRC校验程序,使用了CRC-16和CRC-CCITT方法
上传时间: 2015-01-03
上传用户:远远ssad
CRC-16 CRC-32 算法介绍,程序代码
上传时间: 2013-12-04
上传用户:yxgi5
利用CRC-32检测程序的完整性
上传时间: 2013-12-24
上传用户:努力努力再努力
一个非常好的crc软件
上传时间: 2014-01-14
上传用户:zhuoying119
CRC s ASM implementation
标签: implementation CRC ASM
上传时间: 2013-12-04
上传用户:cjl42111
crc数据校验算法
上传时间: 2015-01-10
上传用户:xyipie