虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

cADence-Allegro

  • Pspice中变压器的使用

    教你如何在Cadence Pspice中使用变压器

    标签: Pspice 变压器

    上传时间: 2013-05-23

    上传用户:飞翔的胸毛

  • 常用CAD软件转换GERBER的方法及技巧

    将客户原始文件转换为GERBER文件是电路板厂的制前工程师必定的程序,但如何保证转换后的GERBER文件与客户的设计意图一致?如果转换的GERBER文件错了,不论您怎么处理,做出来的PCB仍然是错误的。所以,在转换GERBER这一步骤绝对不允许出错,否则以后的工作就会不仅仅是白费工夫,并且是吃力不讨好。 作为PCB的设计人员,是否常常被PCB制板厂投诉自己提供的资料无法正常打开?作为PCB制板厂的CAM人员是否又常常因为客户提供的资料不统一而延误产品的加工进度呢? 这到底是谁惹得祸?原来在PCB行业中有众多EDA软件,并且是互不兼容,导致PCB制板厂的CAM人员无法辨认客户提供的资料是何种软件设计的;为了避免类似的情况出现,故必须将各种CAD格式的文件转换成一种统一的格式,那就是GERBER格式。 本教材收录了PCB行业中最常用的CAD软件(如:PowerPCB、Protel v2.5、Protel 99SE、AutoCAD2004)进行详尽解说转换GERBER的步骤及注意事项。随着软件版本不断更新,编者于2006年应网友要求,增加PADS2005 sp2、Protel DXP、Allegro 15.2、P-CAD2004等CAD软件转换GERBER的步骤及注意事项。

    标签: GERBER CAD 软件 转换

    上传时间: 2013-04-24

    上传用户:sowhat

  • 四路DVBC调制器的设计

    随着数字时代的到来,信息化程度的不断提高,人们相互之间的信息和数据交换日益增加。正交幅度调制器(QAM Modulator)作为一种高频谱利用率的数字调制方式,在数字电视广播、固定宽带无线接入、卫星通信、数字微波传输等宽带通信领域得到了广泛应用。 近年来,集成电路和数字通信技术飞速发展,FPGA作为集成度高、使用方便、代码可移植性等优点的通用逻辑开发芯片,在电子设计行业深受欢迎,市场占有率不断攀升。本文研究基于FPGA与AD9857实现四路QAM调制的全过程。FPGA实现信源处理、信道编码输出四路基带I/Q信号,AD9857实现对四路I/Q信号的调制,输出中频信号。本文具体内容总结如下: 1.介绍国内数字电视发展状况、国内国际的数字电视标准,并详细介绍国内有线电视的系统组成及QAM调制器的发展过程。 2.研究了QAM调制原理,其中包括信源编码、TS流标准格式转换、信道编码的原理及AD9857的工作原理等。并着重研究了信道编码过程,包括能量扩散、RS编码、数据交织、星座映射与差分编码等。 3.深入研究了基于FPAG与AD9857电路设计,其中包括详细研究了FPGA与AD9857的电路设计、在allegro下的PCB设计及光绘文件的制作,并做成成品。 4.简单介绍了FPGA的开发流程。 5.深入研究了基于FPAG代码开发,其中主要包括I2C接口实现,ASI到SPI的转换,信道编码中的TS流包处理、能量扩散、RS编码、数据交织、星座映射与差分编码的实现及AD9857的FPGA控制使其实现四路QAM的调制。 6.介绍代码测试、电路测试及系统指标测试。 最终系统指标测试表明基于FPGA与AD9857的四路DVB-C调制器基本达到了国标的要求。

    标签: DVBC 调制器

    上传时间: 2013-07-05

    上传用户:leehom61

  • Cadence spectra 16.30

    SPECCTRA 提供设计师一种以形状为基础的,功能强大的绕线器,可在减少使用者介入情况下完成各种复杂设计。

    标签: Cadence spectra 16.30

    上传时间: 2013-06-24

    上传用户:jxfzjh

  • NC-Verlog/NC-VHDL/NC-SIM 1.150

    Cadence公司出品,很好的Verilog/VHDL仿真工具,其中NC-Verilog 的前身是著名的Verilog仿真软件:Verilog-XL,用于Verilog仿真;NC-VHDL,用于VHDL仿真;NC-Sim,是Verilog/VHDL混合语言仿真工具

    标签: NC-Verlog NC-VHDL NC-SIM 1.150

    上传时间: 2013-05-26

    上传用户:jacking

  • FPGA可配置端口电路的设计

    可配置端口电路是FPGA芯片与外围电路连接关键的枢纽,它有诸多功能:芯片与芯片在数据上的传递(包括对输入信号的采集和输出信号输出),电压之间的转换,对外围芯片的驱动,完成对芯片的测试功能以及对芯片电路保护等。 本文采用了自顶向下和自下向上的设计方法,依据可配置端口电路能实现的功能和工作原理,运用Cadence的设计软件,结合华润上华0.5μm的工艺库,设计了一款性能、时序、功耗在整体上不亚于xilinx4006e[8]的端口电路。主要研究以下几个方面的内容: 1.基于端口电路信号寄存器的采集和输出方式,本论文设计的端口电路可以通过配置将它设置成单沿或者双沿的触发方式[7],并完成了Verilog XL和Hspiee的功能和时序仿真,且建立时间小于5ns和保持时间在0ns左右。和xilinx4006e[8]相比较满足设计的要求。 2.基于TAP Controller的工作原理及它对16种状态机转换的控制,对16种状态机的转换完成了行为级描述和实现了捕获、移位、输出、更新等主要功能仿真。 3.基于边界扫描电路是对触发器级联的构架这一特点,设计了一款边界扫描电路,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。达到对芯片电路测试设计的要求。 4.对于端口电路来讲,有时需要将从CLB中的输出数据实现异或、同或、与以及或的功能,为此本文采用二次函数输出的电路结构来实现以上的功能,并运用Verilog XL和Hspiee对它进行了功能和时序的仿真。满足设计要求。 5.对于0.5μm的工艺而言,输入端口的电压通常是3.3V和5V,为此根据设置不同的上、下MOS管尺寸来调整电路的中点电压,将端口电路设计成3.3V和5V兼容的电路,通过仿真性能上已完全达到这一要求。此外,在输入端口处加上扩散电阻R和电容C组成噪声滤波电路,这个电路能有效地抑制加到输入端上的白噪声型噪声电压[2]。 6.在噪声和延时不影响电路正常工作的范围内,具有三态控制和驱动大负载的功能。通过对管子尺寸的大小设置和驱动大小的仿真表明:在实现TTL高电平输出时,最大的驱动电流达到170mA,而对应的xilinx4006e的TTL高电平最大驱动电流为140mA[8];同样,在实现CMOS高电平最大驱动电流达到200mA,而xilinx4006e的CMOS驱动电流达到170[8]mA。 7.与xilinx4006e端口电路相比,在延时和面积以及功耗略大的情况下,本论文研究设计的端口电路增加了双沿触发、将输出数据实现二次函数的输出方式、通过添加译码器将配置端口的数目减少的新的功能,且驱动能力更加强大。

    标签: FPGA 可配置 端口 电路

    上传时间: 2013-06-03

    上传用户:aa54

  • candence

    cadence ,希望有所帮助,也希望大家多多上传关于IC设计的相关东西

    标签: candence

    上传时间: 2013-04-24

    上传用户:lo25643

  • Cadence16.5入门视频教程

    Cadence16.5入门视频教程.高端设计软件Cadence的使用

    标签: Cadence 16.5 视频教程

    上传时间: 2013-04-24

    上传用户:牛津鞋

  • 于博士cadence视频配套工程文件

    于博士cadence15.7视频教程配套工程文件

    标签: cadence 视频 工程

    上传时间: 2013-07-10

    上传用户:sardinescn

  • OrCAD Capture V16.3 简易教程

    OrCAD Capture V16.3 简易教程

    标签: Capture OrCAD 16.3 教程

    上传时间: 2013-06-28

    上传用户:小强mmmm