cadence菜单中英文对照
标签: cadence
上传时间: 2022-07-04
上传用户:
cadence教程轻松学,从头计算到尾,非常不错,受益颇多,感兴趣的可以看看,值得一看。
标签: cadence
上传时间: 2022-07-05
上传用户:
约束管理器是一个交叉的平台,以工作簿和工作表的形式在Cadence PCB设计流程中用于管理所有工具的高速电子约束。约束管理器让你定义、查看和校验从原理图到分析到PCB设计实现的设计流程中每一步的约束。可以使用约束管理器和SigXplorer Expert开发电路的拓扑并得出电子约束,可以包含定制约束、定制测量和定制激励。本培训教材描述的主要是怎样在约束管理器中提取约束,并且约束如何与原理图和PCB的属性同步。本教材的内容是约束管理器、Concept HDL和PCB Design的紧密集成的集锦。所谓约束就是用户定义的限制条件,当在板上走线和放置元件时会遵守这些约束。电子约束(ECSets)就是限制PCB上与电行为有关的对象,比如可以设置某个网络最大传输延迟为2ns。
上传时间: 2022-07-07
上传用户:jason_vip1
AltiumDesigner与Cadence文件件的转换
上传时间: 2022-07-09
上传用户:
关于cadence菜鸟入门自己整理
标签: cadence
上传时间: 2022-07-09
上传用户:aben
本文主要是以信号完整性理论(包括传输线理论)和电源完整性理论为基础,对“1.0GSPS高速解调电路板”进行分析、设计与仿真。首先在对传输线理论进行介绍的基础上,详细的分析了反射与串扰产生的原理,对数字系统的时序分析进行了阐述,并介绍了差分传输方式。然后对电源完整性理论进行阐述,引入了电源阻抗的概念,结合对电容参数的分析阐述了其对阻抗控制的作用。最后,结合“基于FPGA的2.0G高速解调电路板”设计实例,应用Cadence软件进行设计和仿真,首先确定关键网络并对其进行信号完整性的仿真,通过预仿真进行布局布线并最后通过后仿真验证。通过电源完整性的仿真确定了去耦电容选布方案,将电源阻抗控制在目标阻抗之内。通过研究发现,高速电路中的信号完整性和电源完整性的问题,是可以通过分析和仿真加以控制和改善的。与传统的电路设计相比,这种带有仿真、分析功能的新的高速电路设计方法,可以提高设计的效率和可靠性,缩短设计周期。
上传时间: 2022-07-11
上传用户:wangshoupeng199
利用Cadence设计COMS低噪声放大器
上传时间: 2022-07-17
上传用户:
cADence-Allegro162常用操作方法
上传时间: 2022-07-19
上传用户:kent
CADENCE全定制IC设计流程
上传时间: 2022-07-19
上传用户:1208020161
cadence版图仿真教程
上传时间: 2022-07-19
上传用户: