虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

ant-cycle

  • ant源代码

    ant源代码,用于自动构建等,可跟CVS、C#、Java等进行集成构建。

    标签: ant 源代码

    上传时间: 2014-01-02

    上传用户:zhaoq123

  • Java source code for the Ant Colony Optimization Problem.

    Java source code for the Ant Colony Optimization Problem.

    标签: Optimization Problem Colony source

    上传时间: 2017-07-20

    上传用户:xuanchangri

  • Its very useful ant java developers Create it at the top level of your project directory (New -->

    Its very useful ant java developers Create it at the top level of your project directory (New --> File, create as a simplefile) and name it build.xml. Copy and paste the xml text from Figure 3 into your build.xml file and save it.

    标签: developers directory project Create

    上传时间: 2014-01-26

    上传用户:lifangyuan12

  • ant İ stanbul-Kadı kö y Ö zel "Yeni Dünya" kebabı nı denemelisiniz

    ant İ stanbul-Kadı kö y Ö zel "Yeni Dünya" kebabı nı denemelisiniz

    标签: 305 denemelisiniz stanbul-Kad kebab

    上传时间: 2017-07-23

    上传用户:zhyiroy

  • ant İ stanbul-Kadı kö y Ö zel "Yeni Dünya" kebabı nı denemelisiniz

    ant İ stanbul-Kadı kö y Ö zel "Yeni Dünya" kebabı nı denemelisiniz

    标签: 305 denemelisiniz stanbul-Kad kebab

    上传时间: 2017-07-23

    上传用户:xymbian

  • 蚁群算法例程源代码及简介,ANT.EXE可直接点击运行

    蚁群算法例程源代码及简介,ANT.EXE可直接点击运行,F点表示食物,H表示窝,白色块表示障碍物,+就是蚂蚁了

    标签: ANT EXE 蚁群算法 源代码

    上传时间: 2013-12-20

    上传用户:zhanditian

  • VHDL CODE FOR MULTY CYCLE

    VHDL CODE FOR MULTY CYCLE

    标签: CYCLE MULTY VHDL CODE

    上传时间: 2017-08-12

    上传用户:GHF

  • 基于FPGA的LDPC码的实现.rar

    低密度校验码(LDPC)是一种能逼近Shannon容量限的渐进好码,其长码性能甚至超过了Turbo码。低密度校验码以其迭代译码复杂度低,没有错误平层,码率和码长可灵活改变的优点成为Turbo码强有力的竞争对手。目前,LDPC码已广泛应用于深空通信、光纤通信、卫星数字视频和音频广播等领域,因此LDPC码编译码器的硬件实现已成为纠错编码领域的研究热点之一。 本文在分析LDPC码的基本编码结构基础上,首先研究了LDPC码的随机构造方法,并给出了有效的PEG算法实现方法,重点分析了用环消除(cycle elimination)算法实现的准循环LDPC码的构造。然后对LDPC码的几种不同译码算法进行分析比较,讨论了一种适合硬件实现的译码算法-TDMP算法,并对易于硬件实现的TDMP算法进行了性能仿真,仿真结果表明TDMP算法作为硬件实现的译码算法具有优异的性能优势。最后针对Altera公司的StratixEPIS25 FPGA芯片设计了一个基于TDMP算法的(4096,2048)非规则LDPC码译码器,内部用了4个单校验码译码器并行译1帧数据,3帧同时译码,作者详细介绍了该译码器芯片的设计过程和内部结构和工作流程。

    标签: FPGA LDPC

    上传时间: 2013-05-23

    上传用户:fujun35303

  • Atmel产品的资料

    ■ High Performance, Low Power AVR® 8-Bit Microcontroller ■ Advanced RISC Architecture –120 Powerful Instructions – Most Single Clock Cycle Execution –32 x 8 General Purpose Working Registers –Fully Static Operation

    标签: Atmel

    上传时间: 2013-06-01

    上传用户:tccc

  • 基于数据符号同步的FPGA仿真实现

    近年来,人们对无线数据和多媒体业务的需求迅猛增加,促进了宽带无线通信新技术的发展和应用。正交频分复用 (Orthogonal Frequency Division Multiolexing,OFDM)技术已经广泛应用于各种高速宽带无线通信系统中。然而 OFDM 系统相比单载波系统更容易受到频偏和时偏的影响,因此如何有效地消除频偏和时偏,实现系统的时频同步是 OFDM 系统中非常关键的技术。 本文讨论了非同步对 OFDM 系统的影响,分析了当前用于 OFDM 系统中基于数据符号的同步算法,并简单介绍非基于数据符号同步技术。基于数据符号的同步技术通过加入训练符号或导频等附加信息,并利用导频或训练符号的相关性实现时频同步。此算法由于加入了附加信息,降低了带宽利用率,但同步精度相对较高,同步捕获时间较短。 随着电子芯片技术的快速发展,电子设计自动化 (Electronic DesignAutomation,EDA) 技术和可编程逻辑芯片 (FPGA/CPLD) 的应用越来越受到大家的重视,为此文中对 EDA 技术和 Altera 公司制造的 FPGA 芯片的原理和结构特点进行了阐述,还介绍了在相关软件平台进行开发的系统流程。 论文在对基于数据符号三种算法进行较详细的分析和研究的基础上,尤其改进了基于导频符号的同步算法之后,利用 Altera 公司的 FPGA 芯片EP1S25F102015 在 OuartusⅡ5.0 工具平台上实现了 OFDM 同步的硬件设计,然后进行了软件仿真。其中对基于导频符号同步的改进算法硬件设计过程了进行了详细阐述。不仅如此,对于基于 PN 序列帧的同步算法和基于循环前缀 (Cycle Prefix,CP) 的极大似然 (Maximam Likelihood,ML)估计同步算法也有具体的仿真实现。 最后,文章还对它们进行了比较,基于导频符号同步设计的同步精度比较高,但是耗费芯片的资源多,另一个缺点是没有频偏估计,因此运用受到一定限制。基于 PN 序列帧的同步设计使用了最少的芯片资源,但要提取 PN 序列中的信号数据有一定困难。基于循环前缀的同步设计占用了芯片 I/O 脚稍显多。这几种同步算法各有优缺点,但可以根据不同的信道环境选用它们。

    标签: FPGA 数据 同步的 仿真实现

    上传时间: 2013-04-24

    上传用户:断点PPpp