虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

allegro设计流程(心得体会)

  • Allegro Sigrity PI Solution(电源完整性)解决方案

    Cadence® Allegro® Sigrity™ PI(电源完整性)集成设计和分析环境,帮助您简化在高速和高电流PCB系统和IC封装上的电源分配网络创建流程。设计工程师和电气工程师可使用一系列从基础到进阶的功能,对设计周期各阶段的电气性能进行探索、优化和解决问题。通过使用独特的电气约束驱动设计流程,设计周期将大幅缩短,最终产品成本也将大大减少。 Allegro Sigrity PI solution(电源完整性)提供了可扩展、高性价比的预布局及布局后系统PDN设计和分析环境,包含电路板、封装和系统级的初阶及进阶分析。Allegro Sigrity PI Base与CadencePCB和IC封装layout编辑器、CadenceAllegro Design Authoring紧密集成,实现了PCB和IC封装设计从前端至后端的约束驱动PDN设计。

    标签: 电源完整性

    上传时间: 2022-07-11

    上传用户:

  • FPGA/CPLD设计工具——Xilinx-ISE使用详解-378页-71.7M.rar

    本书以FPGA/CPLD设计流程为主线,阐述了如何合理地利用ISE设计平台集成的各种设计工具,高效地完成FPGA/CPLD的设计方法与技巧。全书在介绍FPGA/CPLD概念和设计流程的基础上,依次论述了工程管理与设计输入、仿真、综合、约束、实现与布局布线、配置调试等主要设计步骤在ISE集成环境中的实现方法与技巧。   本书立足于工程实践,结合作者多年工作经验,选用大量典型实例,并配有一定数量的练习题。本书配套光盘收录了所有实例的完整工程目录、源代码、详细操作步骤和使用说明,利于读者边学边练,提高实际应用能力。   本书可作为高等院校通信工程、电子工程、计算机、微电子与半导体学等专业的教材,也可作为硬件工程师和IC工程师的实用工具书。

    标签: Xilinx-ISE FPGA CPLD 71.7

    上传时间: 2013-06-24

    上传用户:gut1234567

  • 干式变压器电磁计算优化设计.rar

    本文针对电力变压器的电磁设计过程、优化方法、优化系统的体系结构,以及优化设计系统开发中采用的技术和处理方法展开了深入的讨论和研究,开发了一套干式变压器电磁计算优化设计系统。论文工作主要包括以下几方面的内容: (1)综述了电力变压器的结构特征和传统电磁设计的流程,分析了变压器电磁设计中的设计流程、设计目标、方案组合等重点问题,研究了变压器的评价准则的选择和计算。同时对变压器电磁设计计算的细节做了深入分析,理清了变压器设计中各个步骤、各个部件之间的相互关系,成功地将变压器计算中的一些核心的计算过程程序化。 (2)深入研究和分析了目前变压器优化设计的研究和实践中所采用的优化方法,包括比较成熟的循环遍历法和其他还处于研究阶段或还有缺陷的方法,对这些算法的原理、应用情况、优缺点进行了比较和总结。 (3)将ODBC(开放数据库互连)和OLE(对象链接和嵌入)自动化技术引入电力变压器的电磁优化设计系统中,一改以往的设计软件封闭的弊病,具有出色的可扩展性,充分利用了现代操作系统环境的先进功能。以oLE自动化技术为基础的计算单自动生成技术,使变压器设计软件能够在更大程度上协助设计人员的工作,将设计人员从简单劳动中解脱出来,使设计软件能够真正成为全面的变压器优化设计软件。 (4)将各种型式的敞开式和环氧浇注干式变压器电磁计算优化设计整合到同一系统中,方便了用户不同的设计要求,同时根据专家理论设计了众多人工干预设计的环节,令本软件更具有系统性、实用性、开放性和个性。 (5)对当前热门的非晶合金变压器进行了简要介绍,并指出非晶合金变压器的优缺点,分析了其即将全面使用的趋势。同时对非晶合金干式变压器的优化设计进行了研究和探讨,给下一步的工作指明了方向。

    标签: 干式变压器 优化设计 电磁计算

    上传时间: 2013-05-28

    上传用户:王庆才

  • 干式变压器优化设计及其CAD系统的研究.rar

    由于干式变压器的优良性能以及在特种场合下对干式变压器的应用需求,当前我国干式变压器市场空间广阔,竞争激烈。但是目前国内许多干式变压器生产厂家仍然停留在手工设计计算阶段,设计的效率低、周期长、人工成本高。干式变压器原材料的上涨,也加大了厂家的制作成本。以研究、开发实用性干式变压器CAD系统为目的,本文对该集成软件的系统分析及相应的实现技术进行了详细的研究。 首先,在总结干式变压器手工设计方法的基础上,借鉴变压器的通用优化设计模型,结合干式变压器的特点,建立了干式变压器的优化设计模型。以铁芯直径、窗高、内线圈匝数、外线圈电流密度、内线圈电流密度为变量,采用改进遗传算法对其进行干式变压器单机优化设计。该算法将模拟退火思想引入到遗传算法的选择机制中,解决了传统遗传算法过早收敛的问题。其与传统遗传算法优化结果对比表明:新的算法收敛性较好,优化效果较明显,算法是成功的。并根据Appelbaum序贯分解法的基本思想,通过“共同变量”和“非共同变量”将系列中兼容的各规格变压器联系起来,得到系列变压器优化设计的统一数学模型,然后使用改进后的遗传算法对中小型干式变压器中套用同一个机座的系列优化问题进行了探讨,并在此基础上建立了干式变压器系列优化的软件优化设计流程。 其次,在软件设计方面选用C++程序设计语言,采用Visual Basic进行界面编写,且运用ActiveX技术实现了VB与AutoCAD软件的连接。该设计不但能够对干式变压器进行优化设计,并且添加了CAD制图功能。本文对数据库支撑的干式变压器CAD系统进行了系统设计和研究,详细探讨了该集成软件的实现技术。 最后,在各项性能指标都满足国家标准要求的情况下,以SC9-50/10型号和SCB9-1250/10型号的干式变压器为例进行单机优化,变压器有效成本分别降低了2.83﹪和1.79﹪;以系列号SC9-50/10四个规格变压器为例进行系列优化,分别按照不同的权重来进行系列优化设计,优化方案1时,总成本下降了3.26﹪;优化方案2时,总成本下降了3.1﹪。可见,达到了预期效果,干式变压器成本有效降低。

    标签: CAD 干式变压器 优化设计

    上传时间: 2013-07-23

    上传用户:kernaling

  • “直接反电势法”无刷直流电机控制系统的设计和研究.rar

    无刷直流电机是随着电力电子技术的发展和高性能永磁材料的出现而迅速发展起来的一种新型机电一体化电机。随着无刷直流电机在各个领域的广泛应用,无位置传感器控制方法的优势越来越明显,特别是“反电势法”无刷直流电机控制方法已经发展成为最实用的无位置传感器控制方法。 论文在介绍常用的无位置传感器无刷直流电机控制方法的基础上,详细分析了“反电势法”无刷直流电机控制原理。深入研究了两种反电势过零检测方法,采用“直接反电势法”设计了反电势过零检测电路。该方法不需要引出电机中性点,通过选择PWM和导通控制策略,就能直接从电机端电压获得反电势过零点信号。它避免了开关高频调制产生的干扰,不需要对端电压进行滤波。建立了基于PSPICE软件的仿真模型并对其进行了仿真验证。以按摩椅用无刷直流电机为样机,设计了“直接反电势法”无刷直流电机控制系统的硬件电路,详细介绍了电路各个组成部分,同时给出了控制系统中所采用的软硬件抗干扰措施。 论文介绍了“直接反电势法”无刷直流电机控制常用的起动方法,深入讨论了“三段式”起动技术,对“三段式”起动技术中转子预定位、外同步加速和外同步到自同步的切换进行了详细的分析,并围绕“三段式”起动技术详细介绍了“直接反电势法”控制软件设计流程。 最后,通过实验验证了这种方法的可行性和正确性。

    标签: 电势 无刷直流电机 控制系统

    上传时间: 2013-05-24

    上传用户:alan-ee

  • 十年CAD经验谈.rar

    本人早年毕业于同济,目前早已是一级注册建筑师,在公司里照看着一大堆的小朋友。虽然这些小朋友都能够完成绘图和简单的设计工作,但我感觉距离真正的掌握和运用CAD,还有很多距离。至于公司里的其他专业,更可以用惨不忍睹来形容。 因此,我将连续编写有关CAD的一系列的心得体会

    标签: CAD 经验谈

    上传时间: 2013-05-25

    上传用户:eddy77

  • 基于FPGA的浮点运算器设计.rar

    随着电子工业应用领域需求的增长,要实现复杂程度较高的数字电子系统,对数据处理能力提出越来越高的要求。定点运算已经很难满足高性能数字系统的需要,而浮点数相对于定点数,具有表述范围宽,有效精度高等优点,在航空航天、遥感、机器人技术以及涉及指数运算和信号处理等领域有着广泛的应用。对浮点运算的要求主要体现在两个方面:一是速度,即如何快速有效的完成浮点运算;二是精度,即浮点运算能够提供多少位的有效数字。 计算机性价比的提高以及可编程逻辑器件的出现,对传统的数字电子系统设计方法进行了变革。FPGA(Field Programmable Gate Array,现场可编程门阵列)让设计师通过设计芯片来实现电子系统的功能,将传统的固件选用及电路板设计工作放在芯片设计中进行。FPGA可以完成极其复杂的时序与组合逻辑电路功能,适用于高速、高密度,如运算器、数字滤波器、二维卷积器等具有复杂算法的逻辑单元和信号处理单元的逻辑设计领域。 鉴于FPGA技术的特点和浮点运算的广泛应用,本文基于FPGA将浮点运算结合实际应用设计一个触摸式浮点计算器,主要目的是通过VHDL语言编程来实现浮点数的加减、乘除和开方等基本运算功能。 (1)给出系统的整体框架设计和各模块的实现,包括芯片的选择、各模块之间的时序以及控制、每个运算模块详细的工作原理和算法设计流程; (2)通过VHDL语言编程来实现浮点数的加减、乘除和开方等基本运算功能; (3)在Xilinx ISE环境下,对系统的主要模块进行开发设计及功能仿真,验证了基于FPGA的浮点运算。

    标签: FPGA 浮点运算器

    上传时间: 2013-04-24

    上传用户:咔乐坞

  • 基于FPGA的烤烟自动控制系统的研究与设计.rar

    烟叶烘烤是烟叶生产中一个非常重要的环节,为保证烟叶烘烤的质量,需要有效的控制温度和湿度让其按照“三段式”工艺曲线进行变化。本文通过对三段式工艺的分析,构建了以FPGA为控制核心,采用数字式温湿度传感器进行温湿度测量的烤烟自动控制系统。 整个系统的实现是基于CYCLONEⅡ系列的FPGA器件EP2C8Q208C8进行的。同时对系统的配置电路、驱动电路、显示控制电路、语音提示和温湿度测量电路进行了设计,并给出了各个模块的电路原理图。由于温湿度测量是系统设计实现的重要部分,所以本文重点讨论了温度传感器DS18820和湿度传感器HS1101的性能特点、工作原理、处理次序和设计流程。针对烟叶烘烤过程中烤房温湿度的测量和控制中,存在的强时变、大时滞、非线性的问题,采用了模糊控制算法进行控制,并给出了模糊控制器设计的方法。另外,为方便用户调用烟叶烘烤中经验曲线,提出了使用EEPROM对烘烤经验曲线参数进行处理。而且讨论了如何通过I2C总线与EEPROM进行读写操作进而实现参数的保存和读取。系统的测试结果表明烤烟自动控制系统基本上达到了实际的要求,具有一定的先进性。

    标签: FPGA 自动控制系统

    上传时间: 2013-04-24

    上传用户:也一样请求

  • 基于FPGAHDL的随机读写I2C串行总线接口电路设计.rar

    I2C(Inter Integrated Circuits)是Philips公司开发的用于芯片之间连接的串行总线,以其严格的规范、卓越的性能、简便的操作和众多带I2C接口的外围器件而得到广泛的应用并受到普遍的欢迎。 现场可编程门阵列(FPGA)设计灵活、速度快,在数字专用集成电路的设计中得到了广泛的应用。本论文主要讨论了如何利用Verilog/FPGA来实现一个随机读/写的I2C接口电路,实现与外围I2C接口器件E2PROM进行数据通信,实现读、写等功能,传输速率实现为100KBps。在Modelsim6.0仿真软件环境中进行仿真,在Xilinx公司的ISE9.li开发平台上进行了下载,搭建外围电路,用Agilem逻辑分析仪进行数据采集,分析测试结果。 首先,介绍了微电子设计的发展概况以及设计流程,重点介绍了HDL/FPGA的设计流程。其次,对I2C串行总线进行了介绍,重点说明了总线上的数据传输格式并对所使用的AT24C02 E2PROM存储器的读/写时序作了介绍。第三,基于Verilog _HDL设计了随机读/写的I2C接口电路、测试模块和显示电路;接口电路由同步有限状态机(FSM)来实现;测试模块首先将数据写入到AT24C02的指定地址,接着将写入的数据读出,并将两个数据显示在外围LED数码管和发光二极管上,从而直观地比较写入和输出的数据的正确性。FPGA下载芯片为Xilinx SPARTAN Ⅲ XC3S200。第四,用Agilent逻辑分析仪进行传输数据的采集,分析数据传输的时序,从而验证电路设计的正确性。最后,论文对所取得的研究成果进行了总结,并展望了下一步的工作。

    标签: FPGAHDL I2C 随机

    上传时间: 2013-06-27

    上传用户:liuchee

  • 16bit音频过采样DAC的FPGA设计实现.rar

    基于∑-△噪声整形技术和过采样技术的数模转换器(DAC)可以可靠地把数字信号转换成为高精度的模拟信号。采用这一结构进行数模转换具有诸多优点,例如极低的失配噪声和高的可靠性,便于作为IP模块嵌入到其他芯片系统中等,更重要的是可以得到其他DAC结构所无法达到的精度和动态范围。在高精度测量、音频转换、汽车电子等领域有着广泛的应用价值。 由于非线性和不稳定性的存在,高阶∑-△调制器的设计与实现存在较大的难度。本设计综合大量文献中的经验原则和方法,首先阐述了∑-△调制器的一般原理,并讨论了一般结构调制器的设计过程,然后描述了稳定的高阶高精度调制器的设计流程。根据市场需求,设定了整个设计方案的性能指标,并据此设计了达到16bit精度和满量程输入范围的三阶128倍过采样调制器。 本设计采用∑-△结构,根据系统要求设计了量化器位数、调制器过采样比和阶数。在分析高阶单环路调制器稳定性的基础上,成功设计了六位量化三阶单环路调制器结构。在16比特的输入信号下,达到了90dB左右的信噪比。该设计已经在Cyclone系列FPGA器件下得到硬件实现和验证,并实现了实时音频验证。测试表明,该DAC模块输出信号的信噪比能满足16比特数据转换应用的分辨率要求,并具备良好的兼容性和通用性。 本设计可作为IP核广泛地在其他系统中进行复用,具有很强的应用性和一定的创新性。

    标签: FPGA bit DAC

    上传时间: 2013-07-10

    上传用户:chuandalong