虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

Virtex-II

  • XAPP380 -利用CoolRunner-II CPLD创建交叉点开关

      This application note provides a functional description of VHDL source code for a N x N DigitalCrosspoint Switch. The code is designed with eight inputs and eight outputs in order to targetthe 128-macrocell CoolRunner™-II CPLD device but can be easily expanded to target higherdensity devices. To obtain the VHDL source code described in this document, go to sectionVHDL Code, page 5 for instructions.

    标签: CoolRunner-II XAPP CPLD 380

    上传时间: 2013-10-26

    上传用户:kiklkook

  • DS306-PPC405 Virtex-4 Wrapper

    The PPC405 Virtex-4 is a wrapper around the Virtex-4PowerPC™ 405 Processor Block primitive. For detailsregarding the PowerPC 405, see the PowerPC 405 ProcessorBlock Reference Guide.

    标签: Wrapper Virtex 306 405

    上传时间: 2015-01-02

    上传用户:JIUSHICHEN

  • XAPP944 - 将Xilinx CoolRunner-II CPLD用作数据流开关

      This application note shows how a Xilinx CoolRunnerTM-II CPLD can be used as a simplelogical switch that can quickly and reliably select between different MPEG video sources. Thesource code for the design is available on the Xilinx website, and is linked from the “VHDLCode” section. The code can be expanded by the user to perform additional operations usingthe remaining CPLD resources

    标签: CoolRunner-II Xilinx XAPP CPLD

    上传时间: 2013-12-16

    上传用户:qwer0574

  • WWP248 - 移植到Virtex-5 FPGA的指南

      由于Virtex-5 器件的基础架构与以往的FPGA 器件不同,因此,要为特定设计选择合适的Virtex-5 器件并非易事。大多数情况下,设计应采用类似的阵列大小(器件数量)并且比以前的目标器件至少低一个速度级别(如从中速级别到慢速级别)。但是,这种建议对于有些情况却并不适用。本节将介绍一些会影响Virtex-5 FPGA 器件选择标准的设计风格和特征。

    标签: Virtex FPGA WWP 248

    上传时间: 2013-11-02

    上传用户:zhuyibin

  • WP373-赛灵思推出Virtex-7,Kintex-7,Artix-7三大全新系列FPGA

        赛灵思推出的三款全新产品系列不仅发挥了台积电28nm 高介电层金属闸 (HKMG) 高性能低功耗 (HPL) 工艺技术前所未有的功耗、性能和容量优势,而且还充分利用 FPGA 业界首款统一芯片架构无与伦比的可扩展性,为新一代系统提供了综合而全面的平台基础。目前,随着赛灵思 7 系列 (Virtex®-7、Kintex™-7 和Artix™-7 系列) 的推出,赛灵思将系统功耗、性价比和容量推到了全新的水平,这在很大程度上要归功于台积电 28nm HKMG 工艺出色的性价比优势以及芯片和软件层面上的设计创新。结合业经验证的 EasyPath™成本降低技术,上述新系列产品将为新一代系统设计人员带来无与伦比的价值

    标签: Virtex Kintex Artix FPGA

    上传时间: 2015-01-02

    上传用户:shuizhibai

  • Virtex-6 的HDL设计指南

    针对Virtex-6 给出了HDL设计指南,其中,赛灵思为每个设计元素给出了四个设计方案元素,并给出了Xilinx认为是最适合你的解决方案。这4个方案包括:实例,推理,CORE Generator或者其他Wizards,宏支持.

    标签: Virtex HDL 设计指南

    上传时间: 2015-01-02

    上传用户:pinksun9

  • UG203-Virtex-5 PCB设计指南

    UG203-Virtex-5 PCB设计指南

    标签: Virtex 203 PCB UG

    上传时间: 2013-10-16

    上传用户:helmos

  • UG190 Virtex-5 用户指南

    UG190 Virtex-5 用户指南

    标签: Virtex 190 UG 用户

    上传时间: 2015-01-02

    上传用户:xiaohanhaowei

  • 东南大学综合电子实践Quartus ii课程设计报告

    东南大学综合电子实践Quartus ii课程设计报告 包含跑马灯,数字钟和交通灯设计

    标签: Quartus 东南大学 电子 实践

    上传时间: 2015-01-02

    上传用户:超凡大师

  • XAPP713 -Virtex-4 RocketIO误码率测试器

      The data plane of the reference design consists of a configurable multi-channel XBERT modulethat generates and checks high-speed serial data transmitted and received by the MGTs. Eachchannel in the XBERT module consists of two MGTs (MGTA and MGTB), which physicallyoccupy one MGT tile in the Virtex-4 FPGA. Each MGT has its own pattern checker, but bothMGTs in a channel share the same pattern generator. Each channel can load a differentpattern. The MGT serial rate depends on the reference clock frequency and the internal PMAdivider settings. The reference design can be scaled anywhere from one channel (two MGTs)to twelve channels (twenty-four MGTs).

    标签: RocketIO Virtex XAPP 713

    上传时间: 2013-12-25

    上传用户:jkhjkh1982