xilinx的嵌入式开发xps,VirtEx-4的dsp发板用户手册
上传时间: 2014-01-15
上传用户:sssl
在FPGA系统设计中,要达到性能最大化需要平衡具有混合性能效率的元器件,包括逻辑构造(fabric)、片上存储器、DSP和I/O带宽。在本文中,我将向你解释怎样能在追求更高系统级性能的过程中受益于Xilinx® 的VirtEx™ -5 FPGA构建模块,特别是新的ExpressFabric™ 技术。以针对逻辑和算术功能的量化预期性能改进为例,我将探究ExpressFabric架构的主要功能。基于实际客户设计的基准将说明VirtEx-5ExpressFabric技术性能平均比前一代VirtEx-4 FPGA要高30%。
上传时间: 2015-08-29
上传用户:thesk123
本设计以凌阳16位单片机SPCE061A为核心控制器件,配合Xilinx VirtEx-II FPGA及Xilinx公司提供的硬件DSP高级设计工具System Generator,制作完成本数字式外差频谱分析仪。前端利用高性能A/D对被测信号进行采集,利用FPGA高速、并行的处理特点,在FPGA内部完成数字混频,数字滤波等DSP算法。
上传时间: 2014-11-23
上传用户:bjgaofei
ISE7.1,采用VirtEx-II芯片。实现adc数据采样,平均,通道选择,采样时钟选择,数据格式调整,内含fifo,uart等模块。
上传时间: 2014-10-25
上传用户:ruan2570406
Xilinx is disclosing this Specification ? 第 1 章“EMIF 概述”,概述 Texas Instruments EMIF。 ? 第 2 章“VirtEx-II 系列或 Spartan-3 FPGA 到 EMIF 的设计”描述将 TI TMSC6000 EMIF 连接到 VirtEx?-II 系列或 Spartan?-3 FPGA 的实现。 ? 第 3 章“VirtEx-4 FPGA 到 EMIF 的设计” 描述将 TI TMS320C64x EMIF 连接到 VirtEx-4 FPGA 的实现。 ? 第 4 章“参考设计” 提供参考设计的目录结构和参考设计文件的链接。 ? 附录 A “VirtEx-4 ISERDES 样本代码” 提供 VirtEx-4 实现的样本代码列表。 ? 附录 B “EMIF 寄存器域描述” 定义 TI DSP 寄存器域。 ? 附录 C “相关参考文件” 提供相关文档的链接
标签: Specification disclosing Xilinx EMIF
上传时间: 2016-12-06
上传用户:litianchu
DDR SDRAM控制器的VHDL源代码,含详细设计文档。 The DDR, DCM, and SelectI/O™ features in the VirtEx™ -II architecture make it the perfect choice for implementing a controller of a Double Data Rate (DDR) SDRAM. The Digital Clock Manager (DCM) provides the required Delay Locked Loop (DLL), Digital Phase Shift (DPS), and Digital Frequency Synthesis (DFS) functions. This application note describes a controller design for a 16-bit DDR SDRAM. The application note and reference design are enhanced versions of XAPP200 targeted to the VirtEx-II series of FPGAs. At a clock rate of 133 MHz, 16-bit data changes at both clock edges. The reference design is fully synthesizable and achieves 133 MHz performance with automatic place and route tools.
上传时间: 2014-11-01
上传用户:l254587896
In this work an implementation of a geometric nonlinear controller for chaos synchronization in a Field Programmable Gate Array (FPGA) is presented. The Lorenz chaotic system is used to show the implementation of chaos synchronization via nonlinear controller implemented in a Xilinx FPGA VirtEx-II 2v2000ft896-4. The main idea is to design a nonlinear geometric controller which synchronizes a slave Lorenz system to a master system and then implement them into the FPGA.
标签: synchronization implementation controller geometric
上传时间: 2013-12-17
上传用户:3到15
基于Xilinx FPGA的DDRSDRAM的Verilog控制代码,使用的FPGA为VirtEx-4,实现对DDRSDRAM的简单控制(对一系列地址的写入和读取)。
标签: DDRSDRAM Verilog Xilinx FPGA
上传时间: 2014-01-22
上传用户:duoshen1989
包括xilinx VirtEx6开发板的原语介绍,端口说明,使用方法等,利于开发设计
标签: VirtEx6_hdl RAM
上传时间: 2016-09-20
上传用户:ljcg100
VirtEx ultra scale plus 16nm vcu 188 board user guide. For high speed and ultra scale design prototype.
上传时间: 2017-05-16
上传用户:hewangfeng