虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

SYSTEM-on-Chip

  • The STi7105 uses state of the art process technology to provide an ultra low-cost, fully featured

    The STi7105 uses state of the art process technology to provide an ultra low-cost, fully featured HD AVC decoder IC. It is a highly integrated SYSTEM-on-Chip suitable for STB markets across all networks (cable/satellite/DTT/x- DSL/IP) worldwide

    标签: technology low-cost featured process

    上传时间: 2013-12-22

    上传用户:时代电子小智

  • Genode FX is a composition of hardware and software components that enable the creation of fully fl

    Genode FX is a composition of hardware and software components that enable the creation of fully fledged graphical user interfaces as SYSTEM-on-Chip solutions using commodity FPGAs.

    标签: composition components hardware creation

    上传时间: 2017-09-24

    上传用户:huql11633

  • tas3204

    The TAS3204 is a highly-integrated audio SYSTEM-on-Chip (SOC) consisting of a fully-programmable, 48-bit digital audio processor, a 3:1 stereo analog input MUX, four ADCs, four DACs, and other analog functionality. The TAS3204 is programmable with the graphical PurePath Studio™ suite of DSP code development software. PurePath Studio is a highly intuitive, drag-and-drop environment that minimizes software development effort while allowing the end user to utilize the power and flexibility of the TAS3204’s digital audio processing core. TAS3204 processing capability includes speaker equalization and crossover, volume/bass/treble control, signal mixing/MUXing/splitting, delay compensation, dynamic range compression, and many other basic audio functions. Audio functions such as matrix decoding, stereo widening, surround sound virtualization and psychoacoustic bass boost are also available with either third-party or TI royalty-free algorithms. The TAS3204 contains a custom-designed, fully-programmable 135-MHz, 48-bit digital audio processor. A 76-bit accumulator ensures that the high precision necessary for quality digital audio is maintained during arithmetic operations. Four differential 102 dB DNR ADCs and four differential 105 dB DNR DACs ensure that high quality audio is maintained through the whole signal chain as well as increasing robustness against noise sources such as TDMA interference. The TAS3204 is composed of eight functional blocks: Clocking System Digital Audio Interface Analog Audio Interface Power supply Clocks, digital PLL I2C control interface 8051 MCUcontroller Audio DSP – digital audio processing 特性 Digital Audio Processor Fully Programmable With the Graphical, Drag-and-Drop PurePath Studio™ Software Development Environment 135-MHz Operation 48-Bit Data Path With 76-Bit Accumulator Hardware Single-Cycle Multiplier (28 × 48)

    标签: 3204 tas

    上传时间: 2016-05-06

    上传用户:fagong

  • 全数字电源设计

    数字化电源的特点:1.控制智能化它是以数字信号处理器(DSP)或微控制器(MCU)为核心,将数字电源驱动器及PWM控制器作为控制对象而构成的智能化开关电源系统。传统的由微控制器控制的开关电源,一般只是控制电源的启动和关断,并非真正意义的数字电源。2.数模组件组合优化采用“整合数字电源”(Fusion Digital Power)技术,实现了开关电源中模拟组件与数字组件的优化组合。例如,功率级所用的模拟组件MOSFET驱动器,可以很方便地与数字电源控制器相连并实现各种保护及偏置电源管理,而PWM控制器也属于数控模拟芯片。3.集成度高实现了电源系统单片集成化(Power System on Chip),将大量的分立式元器件整合到一个芯片或一组芯片中。4.控制精度高能充分发挥数字信号处理器及微控制器的优势,使所设计的数字电源达到高技术指标。例如,其脉宽调制(PWM)分辨力可达150ps(10~12s)的水平,这是传统开关电源所望尘莫及的。数字电源还能实现多相位控制、非线性控制、负载均流以及故障预测等功能,为研制绿色节能型开关电源提供了便利条件。5.模块化程度高数字电源模块化程度高,各模块之间可以方便地实现有机融合,便于构成分布式数字电源系统,提高电源系统的可靠性。

    标签: 全数字电源

    上传时间: 2021-12-13

    上传用户:XuVshu

  • NRF51822精简版NRF51802资料

    nRF51802 Multiprotocol Bluetooth® low energy/2.4 GHz RF System on Chip

    标签: nrf51822

    上传时间: 2022-05-22

    上传用户:ttalli

  • VIP专区-嵌入式/单片机编程源码精选合集系列(86)

    VIP专区-嵌入式/单片机编程源码精选合集系列(86)资源包含以下内容:1. 4*4键盘扫描程序,程序简单明了,注释清晰易懂 !.2. 1、程序目的:AT91SAM7A3的CAN功能验证与使用指导。 2、功能说明:该程序包括三个常用CAN功能的测试 1)、测试1:将CAN0 Mailbox 0中的数据传到CAN1 Mailbox.3. ISD25120语音电路程序.4. 包含2个文件包 1.基于LPC213X的SD卡SPI口读写模块 2. uCOS-II在LPC2000上的移植代码.5. cc2420-A True SYSTEM-on-Chip solution for 2.4 GHz IEEE 802.15.4 / ZigB.6. MSP430FG4619对LCD进行显示的完整工程源文件包,对MSP430和LCD显示具有参考价值.7. Matlab_simulink在FPGA设计中的应用.8. vhd语言.9. NiosII的范例.10. apache 安装教程 apache 安装教程.11. 凌阳7300 原理图 凌阳7300 原理图.12. C51弹片机简单计算器.13. 循环日志读写,用于嵌入式系统记载日志文件.14. RC500 source code!.15. C++编写的日历程序.16. 日历加判断第几周,请输入一个日期.17. 请输入一个日期.18. epson mcu 启动代码与动画实现.19. 2262 lcm abcdefghijkl.20. 在EASYARM实验平台上的数字/模拟转换测试代码.21. EASYARM2200上图形液晶显示代码.22. 基于ARM处理器的SMG240128A驱动程序.23. NiosII下UCOS和移植Linux教程,很难找到的资料.24. NIosII软处理器快速入门,ALTERA FPGA的NIOSII入门指导.25. SPI 4线接口spec,对硬件和驱动有兴趣的朋友可以下载.26. 在VS2005下写的把SQLCE上的数据库数据导出为XML的应用程序.27. 这是一个关于用C语言编程时要在液晶显示器上显示汉字时需要用到的汉字字库。.28. 一个关于交通灯控制实验的原理图和程序以及详细说明.29. 此源代码是基于UCOSII 以S3c44b0xARM7为主控芯片的系统。可以显示世界各时区的时钟.30. 四轴控制电机驱动的源程序,在编译环境中已通过.31. 一个基于ZigBee技术的无线传感器网络平台.32. 5按键_SD卡MP3程序.33. ADS下开发LED的一个简单例子.34. 一种基于CPLD和PC I总线的视频采集卡的设计方案.35. arm7最小系统的编程原码,具有与上位机通讯协议,能同时控制10个开关量与三个模拟量及三个脉冲量..36. 320*240液晶屏程序.37. ARM7 S3C44B0X开发板官方原理图.38. ARM9 S3C2410外接用TFT液晶显示模块原理图.39. VGA的IP核.40. ISP1362的IP核.

    标签: 机械 技术应用 合一 机械设计

    上传时间: 2013-06-08

    上传用户:eeworm

  • Atmel’s AT91SAM7FP105 is a low pincount FingerChip processor based on the 32-bit ARM RISC processor

    Atmel’s AT91SAM7FP105 is a low pincount FingerChip processor based on the 32-bit ARM RISC processor. It features a on-chip biometric engine performing enrollment verification and identification, an internal record cache of up to 25 records and a secure command protocol over USB, SPI, UART. This protocol enables an external host system or processor to control the onchip bioengine functions, manipulate the record cache, and securely export record cache records for external storage. Together with the FingerChip sensor device AT77C104B, it forms an embedded, secured biometric turnkey solution.

    标签: processor FingerChip pincount Atmel

    上传时间: 2013-12-26

    上传用户:shawvi

  • The W78E58B is an 8-bit microcontroller which has an in-system programmable Flash EPROM for firmwa

    The W78E58B is an 8-bit microcontroller which has an in-system programmable Flash EPROM for firmware updating. The instruction set of the W78E58B is fully compatible with the standard 8052. The W78E58B contains a 32K bytes of main ROM and a 4K bytes of auxiliary ROM which allows the contents of the 32KB main ROM to be updated by the loader program located at the 4KB auxiliary ROM 512 bytes of on-chip RAM four 8-bit bi-directional and bit-addressable I/O ports an additional 4- bit port P4 three 16-bit timer/counters a serial port. These peripherals are supported by a eight sources two-level interrupt capability. To facilitate programming and verification, the ROM inside the W78E58B allows the program memory to be programmed and read electronically. Once the code is confirmed, the user can protect the code for security

    标签: microcontroller programmable in-system W78E58B

    上传时间: 2017-04-27

    上传用户:yiwen213

  • 基于JTAG和FPGA的嵌入式SOC验证系统研究与设计.rar

    随着半导体制造技术不断的进步,SOC(System On a Chip)是未来IC产业技术研究关注的重点。由于SOC设计的日趋复杂化,芯片的面积增大,芯片功能复杂程度增大,其设计验证工作也愈加繁琐。复杂ASIC设计功能验证已经成为整个设计中最大的瓶颈。 使用FPGA系统对ASIC设计进行功能验证,就是利用FPGA器件实现用户待验证的IC设计。利用测试向量或通过真实目标系统产生激励,验证和测试芯片的逻辑功能。通过使用FPGA系统,可在ASIC设计的早期,验证芯片设计功能,支持硬件、软件及整个系统的并行开发,并能检查硬件和软件兼容性,同时还可在目标系统中同时测试系统中运行的实际软件。FPGA仿真的突出优点是速度快,能够实时仿真用户设计所需的对各种输入激励。由于一些SOC验证需要处理大量实时数据,而FPGA作为硬件系统,突出优点是速度快,实时性好。可以将SOC软件调试系统的开发和ASIC的开发同时进行。 此设计以ALTERA公司的FPGA为主体来构建验证系统硬件平台,在FPGA中通过加入嵌入式软核处理器NIOS II和定制的JTAG(Joint Test ActionGroup)逻辑来构建与PC的调试验证数据链路,并采用定制的JTAG逻辑产生测试向量,通过JTAG控制SOC目标系统,达到对SOC内部和其他IP(IntellectualProperty)的在线测试与验证。同时,该验证平台还可以支持SOC目标系统后续软件的开发和调试。 本文介绍了芯片验证系统,包括系统的性能、组成、功能以及系统的工作原理;搭建了基于JTAG和FPGA的嵌入式SOC验证系统的硬件平台,提出了验证系统的总体设计方案,重点对验证系统的数据链路的实现进行了阐述;详细研究了嵌入式软核处理器NIOS II系统,并将定制的JTAG逻辑与处理器NIOS II相结合,构建出调试与验证数据链路;根据芯片验证的要求,设计出软核处理器NIOS II系统与PC建立数据链路的软件系统,并完成芯片在线测试与验证。 本课题的整体任务主要是利用FPGA和定制的JTAG扫描链技术,完成对国产某型DSP芯片的验证与测试,研究如何构建一种通用的SOC芯片验证平台,解决SOC验证系统的可重用性和验证数据发送、传输、采集的实时性、准确性、可测性问题。本文在SOC验证系统在芯片验证与测试应用研究领域,有较高的理论和实践研究价值。

    标签: JTAG FPGA SOC

    上传时间: 2013-05-25

    上传用户:ccsp11

  • 基于FPGA的π4DQPSK全数字中频发射机和接收机的实现.rar

    本文以电子不停车收费系统课题为背景,设计并实现了基于FPGA的π/4-DOPSK全数字中频发射机和接收机。π/4-DQPSK广泛应用于移动通信和卫星通信中,具有频带利用率高、频谱特性好、抗衰落性能强的特点。 近年来现场可编程门阵列(FPGA)器件在芯片逻辑规模和处理速度等方面性能的迅速提高,用硬件编程实现无线功能的软件无线电技术在理论和实用化上都趋于成熟和完善,因此可以把数字调制,数字上/下变频,数字解调在同一块FPGA上实现,即实现了中频发射机和接收机一体化的片上可编程系统(SOPC,System On Programmabie Chip)。 本文首先根据指标要求对数字收发机方案进行设计,确定了适合不停车收费系统的全数字发射机和接收机的结构,接着根据π/4-DQPSK发射机和接收机的理论,设计并实现了基于FPGA的成形滤波器SRRC、半带滤波器HB和定时算法并给出性能分析,最后给出硬件测试平台上结果和测试结果分析。

    标签: 4DQPSK FPGA 全数字

    上传时间: 2013-06-23

    上传用户:chuckbassboy