虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

全数字电源

  • 全数字电源设计

    数字化电源的特点:1.控制智能化它是以数字信号处理器(DSP)或微控制器(MCU)为核心,将数字电源驱动器及PWM控制器作为控制对象而构成的智能化开关电源系统。传统的由微控制器控制的开关电源,一般只是控制电源的启动和关断,并非真正意义的数字电源。2.数模组件组合优化采用“整合数字电源”(Fusion Digital Power)技术,实现了开关电源中模拟组件与数字组件的优化组合。例如,功率级所用的模拟组件MOSFET驱动器,可以很方便地与数字电源控制器相连并实现各种保护及偏置电源管理,而PWM控制器也属于数控模拟芯片。3.集成度高实现了电源系统单片集成化(Power System on Chip),将大量的分立式元器件整合到一个芯片或一组芯片中。4.控制精度高能充分发挥数字信号处理器及微控制器的优势,使所设计的数字电源达到高技术指标。例如,其脉宽调制(PWM)分辨力可达150ps(10~12s)的水平,这是传统开关电源所望尘莫及的。数字电源还能实现多相位控制、非线性控制、负载均流以及故障预测等功能,为研制绿色节能型开关电源提供了便利条件。5.模块化程度高数字电源模块化程度高,各模块之间可以方便地实现有机融合,便于构成分布式数字电源系统,提高电源系统的可靠性。

    标签: 全数字电源

    上传时间: 2021-12-13

    上传用户:XuVshu

  • 200W全数字开关电源设计

    通过采用无桥PFC和半桥LLC谐振变换器作为数字开关电源的主变换拓扑,基于STM32系列微控制器的全数字控制PFC和DC-DC变换器,首先对数字化开关电源方案进行对比,然后阐述了200W数字开关电源整体方案,并对数字开关电源的无桥PFC和半桥LLC变换器进行系统研究。By using a bridgeless PFC and a half-bridge LLC resonant converter as the main conversion topology of the digital switching power supply,the all-digital control PFC and DC-DC converter based on the STM32 series of microcontrollers,firstly the digital switching power supply scheme is compared,and then the overall scheme of 200 W digital switching power supply is expounded, and the bridgeless PFC and half-bridge LLC converter of digital switching power supply are systematically studied.

    标签: 数字开关电源

    上传时间: 2022-04-02

    上传用户:qingfengchizhu

  • 一种STM32F103控制的全数字开关电源.zip

    一种STM32F103控制的全数字开关电源.zip

    标签: stm32f103 数字开关电源

    上传时间: 2022-06-28

    上传用户:bluedrops

  • 大功率全数字开关电源设计

    数字电源设计理论讲解的比较清楚,推倒计算有完整的计算公式

    标签: 数字电源

    上传时间: 2022-01-25

    上传用户:

  • 1 BIT 全数字音频功率放大系统

    1 BIT 全数字音频功率放大系统

    标签: BIT 全数字 音频功率放大

    上传时间: 2013-04-15

    上传用户:eeworm

  • 1-BIT-全数字音频功率放大系统-39页-2.6M.pdf

    专辑类-电子管及音响相关专辑-43册-454M 1-BIT-全数字音频功率放大系统-39页-2.6M.pdf

    标签: BIT 2.6 39

    上传时间: 2013-04-24

    上传用户:DanXu

  • 全数字超声诊断系统部分核心算法的FPGA实现.rar

    60年代初,国际上首次将B超诊断仪应用于临床诊断,40多年来B超诊断仪的发展极为迅速。随着数字信号处理及计算机技术的发展,目前国际上先进水平的超声诊断设备几乎每一个环节都包含着数字信号处理的内容,研制全数字化的超声诊断设备已成为发展趋势。 @@ 基于FPGA及嵌入式操作系统的全数字超声诊断系统具有技术含量高、便携的特点,可用数字硬件电路来实现数据量极其庞大的超声信息的实时处理。 @@ 本文从超声诊断原理入手,在对超声诊断系统中的几个关键技术进行分析的基础上,重点研究开发超声诊断系统中数字信号处理部分的两个核心算法。以FPGA芯片为载体,在Quartus Ⅱ平台中采用Verilog HDL语言进行编程并仿真验证,分别实现了数字FIR滤波器及CORDIC坐标变换两个模块的功能。另外,采用Verilog HDL语言对应用于图像显示模块的SPI接口进行了编程设计,编译下载至FPGA中,最终实现了与ARM A8的OMPG3530板之间高速串行数据的传输。 @@ 采用在单片FPGA芯片内实现数字式超声诊断部分核心算法并与高性能ARMA8处理器相配合的数字信号处理解决方案,具有高速度、高精度、高集成度、便携的特点,为全数字化便携超声诊断设备的研制打下了基础。 @@关键词:超声诊断系统;FPGA;数字FIR滤波器;CORDIC算法;SPI总线

    标签: FPGA 全数字 超声诊断系统

    上传时间: 2013-07-07

    上传用户:hxy200501

  • FPGA内全数字延时锁相环的设计.rar

    现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex-E系列FPGA为研究基础,对全数字延时锁相环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量的工作,通过比较DLL与PLL、数字DLL与模拟DLL,深入的分析了全数字DLL模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路,为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog-XL对部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真工具是HSIM。 本设计采用TSMC0.18μmCMOS工艺库建模,设计出的DLL工作频率范围从25MHz到400MHz,工作电压为1.8V,工作温度为-55℃~125℃,最大抖动时间为28ps,在输入100MHz时钟时的功耗为200MW,达到了国外同类产品的相应指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、2.5、3、4、5、8、16时钟分频等时钟频率合成功能。

    标签: FPGA 全数字 延时

    上传时间: 2013-06-10

    上传用户:yd19890720

  • 基于FPGA的全数字中频接收机的研究与实现.rar

    本论文基于直接扩频通信的理论设计了一种全数字的中频接收机,使用Xilinx公司的FPGA芯片xc3s400作为接收机的主芯片,实现中频数字信号的下变频,基带解调,PN码的捕获及跟踪环路的设计并给出了它们的具体设计步骤及RTL级逻辑电路图。本文对于数字下变频器的设计、数字抑制载波恢复环的设计进行了详细的论述,还使用Matlab中的Simulink对本接收机系统所要使用的全数字Costas环进行了功能仿真并给出了仿真结果。 本文使用高速模数转换器AD9601对中频模拟信号进行采样,最后再用高速数模转换器AD9740还原出原始信息,并给出了它们与核心芯片xc3s400的接口设计方法及原理电路图。

    标签: FPGA 全数字 中频接收机

    上传时间: 2013-07-30

    上传用户:weiwolkt

  • 基于FPGA的π4DQPSK全数字中频发射机和接收机的实现.rar

    本文以电子不停车收费系统课题为背景,设计并实现了基于FPGA的π/4-DOPSK全数字中频发射机和接收机。π/4-DQPSK广泛应用于移动通信和卫星通信中,具有频带利用率高、频谱特性好、抗衰落性能强的特点。 近年来现场可编程门阵列(FPGA)器件在芯片逻辑规模和处理速度等方面性能的迅速提高,用硬件编程实现无线功能的软件无线电技术在理论和实用化上都趋于成熟和完善,因此可以把数字调制,数字上/下变频,数字解调在同一块FPGA上实现,即实现了中频发射机和接收机一体化的片上可编程系统(SOPC,System On Programmabie Chip)。 本文首先根据指标要求对数字收发机方案进行设计,确定了适合不停车收费系统的全数字发射机和接收机的结构,接着根据π/4-DQPSK发射机和接收机的理论,设计并实现了基于FPGA的成形滤波器SRRC、半带滤波器HB和定时算法并给出性能分析,最后给出硬件测试平台上结果和测试结果分析。

    标签: 4DQPSK FPGA 全数字

    上传时间: 2013-06-23

    上传用户:chuckbassboy