NiosII软核处理器是Altera公司开发,基于FPGA操作平台使用的一款高速处理器,为了适应高速运动图像采集,提出了一种基于NiosII软核处理的步进电机接口设计,使用verilog HDL语言完成该接口设计,最后通过QuartUSII软件,给出了实验仿真结果。
标签: NiosII 软核处理器 步进电机 接口设计
上传时间: 2015-01-02
上传用户:妄想演绎师
硬件求解平方根源代码加密 (硬件求解平方根的,将license添加到原有的MaxplusII或QuartUSII的license中就可以直接使用,但源代码加密。altera提供 )
标签: 硬件 平方根 加密 源代码
上传时间: 2014-01-04
上传用户:qunquan
这是一个VHDL写的FIR模块,我的编译环境是QuartUSII 5.0
标签: VHDL FIR 模块
上传时间: 2015-05-04
上传用户:yxgi5
i2c接口编程试验,QuartUSII开发
标签: i2c 接口编程
上传时间: 2015-05-14
上传用户:彭玖华
A率/u率 压缩与解压缩的IP核,。 # 由AHDL语言写成,可在MaxplusII和QuartUSII中使用,源代码加密。
标签: A率 解压 IP核
上传时间: 2015-06-19
上传用户:aysyzxzm
Verilog HDL的PLI子程序接口,用于与用户C程序在2个方向上传输数据,可用xilinx ISE,QuartUSII或modelsim仿真,
标签: Verilog HDL PLI 程序接口
上传时间: 2013-12-09
上传用户:kr770906
此代码可用modelsim进行仿真,修改rom之后可用QuartUSII进行综合,希望你们能对此程序不断完善。
标签: modelsim 代码 仿真
上传时间: 2013-12-19
上传用户:netwolf
altera公司内部的培训资料,讲的是QuartUSII的应用
标签: altera 培训资料
上传时间: 2014-01-24
上传用户:aix008
altera公司内部培训资料,是QuartUSII的系列实验讲义
标签: altera 内部培训资料
上传时间: 2014-06-27
上传用户:cxl274287265
最大特点:可以从文件中导入数据到mif文件中,从文件中导入数据到vwf文件的输入总线中。 对于在QuartUSII中做前期仿真,特别是对算法程序的仿真尤其有用。 自己做的,识货的下一个试试,别忘了顶一个先。 有任何建议和改进意见,请发mail到xyzlty@163.com
标签: mif 数据
上传时间: 2015-10-25
上传用户:chfanjiang