虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

PCB Layout

  • 图纸转换工具CAMtastic 2000 下载

    图纸转换工具CAMtastic 2000是一款超强悍的GERBER文件查看软件。比CAM350更适合PCB Layout工程师使用。附件英文为CAMtastic2000的使用介绍,还附带有CAMtasis反向生成pcb文件方法。

    标签: CAMtastic 2000 图纸

    上传时间: 2013-11-14

    上传用户:firstbyte

  • 图纸转换工具CAMtastic 2000 下载

    图纸转换工具CAMtastic 2000是一款超强悍的GERBER文件查看软件。比CAM350更适合PCB Layout工程师使用。附件英文为CAMtastic2000的使用介绍,还附带有CAMtasis反向生成pcb文件方法。

    标签: CAMtastic 2000 图纸

    上传时间: 2013-11-02

    上传用户:gengxiaochao

  • PCB Layout图文教程终结版

    制作此教程的目的旨在学习, 网上也有很多讲的比较好的教程,此做并不是想跟他们比什么,希望此教程能对大家学习有所帮助。每个教程讲的内容不尽相同,希望此教程能够帮助大家快速学习Alitum Designer、PADS 和Cadence。

    标签: Layout PCB 图文教程

    上传时间: 2013-11-04

    上传用户:fudong911

  • Allegro FPGA System Planner中文介绍

      完整性高的FPGA-PCB系统化协同设计工具   Cadence OrCAD and Allegro FPGA System Planner便可满足较复杂的设计及在设计初级产生最佳的I/O引脚规划,并可透过FSP做系统化的设计规划,同时整合logic、schematic、PCB同步规划单个或多个FPGA pin的最佳化及layout placement,借由整合式的界面以减少重复在design及PCB Layout的测试及修正的过程及沟通时间,甚至透过最佳化的pin mapping、placement后可节省更多的走线空间或叠构。   Specifying Design Intent   在FSP整合工具内可直接由零件库选取要摆放的零件,而这些零件可直接使用PCB内的包装,预先让我们同步规划FPGA设计及在PCB的placement。  

    标签: Allegro Planner System FPGA

    上传时间: 2013-10-19

    上传用户:shaojie2080

  • 神速-三天学会PADS PCB Layout

    绝对有用的资料

    标签: Layout PADS PCB

    上传时间: 2014-01-12

    上传用户:edward_0608

  • 基于CPLD与FPGA的多串口设计

    1 无线射频,手机电路,电视家电,信号处理,电源电路等电路图应有尽有。 2 PCB使用教程,PCB使用技巧,PCB布线规则,PCB Layout经验资料丰富精彩。 3 各类电子课件,电子教材,测量仪表,嵌入式技术,制造技术收藏资料。 4 IC中文资料,IC datasheet,规则标准, 网上查不到,这里找的到。

    标签: CPLD FPGA 多串口

    上传时间: 2013-10-08

    上传用户:cc1015285075

  • PCB Layout指南

    一般规则 元器件放置 . 信号走线 电源 地线 晶振

    标签: Layout PCB

    上传时间: 2013-10-10

    上传用户:时代将军

  • PCB Layout DIY封装库

    Altium Designer下的封装库,整个库都是项目的积累,所有元件都通过项目测试,可靠快捷。此刻上传,奉献给大家,希望能不让更多的人受益。。。

    标签: Layout PCB DIY 封装库

    上传时间: 2015-01-02

    上传用户:1966640071

  • Allegro PCB Layout高速电路板设计

    电路板设计介绍1.1 现有的设计趋势.............................................................................1-21.2 产品研发流程................................................................................1-21.3 电路板设计流程.............................................................................1-31.3.1 前处理 – 电子设计资料和机构设计资料整理...................1-41.3.2 前处理 – 建立布局零件库.................................................1-81.3.3 前处理 – 整合电子设计资料及布局零件库.......................1-81.3.4 中处理 – 读取电子/机构设计资料....................................1-91.3.5 中处理 – 摆放零件............................................................1-91.3.6 中处理 – 拉线/摆放测试点/修线......................................1-91.3.7 后处理 – 文字面处理......................................................1-101.3.8 后处理 – 底片处理..........................................................1-111.3.9 后处理 – 报表处理..........................................................

    标签: Allegro Layout PCB 高速电路板

    上传时间: 2013-10-24

    上传用户:dudu1210004

  • FPGA连接DDR2的问题讨论

    我采用XC4VSX35或XC4VLX25 FPGA来连接DDR2 SODIMM和元件。SODIMM内存条选用MT16HTS51264HY-667(4GB),分立器件选用8片MT47H512M8。设计目标:当客户使用内存条时,8片分立器件不焊接;当使用直接贴片分立内存颗粒时,SODIMM内存条不安装。请问专家:1、在设计中,先用Xilinx MIG工具生成DDR2的Core后,管脚约束文件是否还可更改?若能更改,则必须要满足什么条件下更改?生成的约束文件中,ADDR,data之间是否能调换? 2、对DDR2数据、地址和控制线路的匹配要注意些什么?通过两只100欧的电阻分别连接到1.8V和GND进行匹配 和 通过一只49.9欧的电阻连接到0.9V进行匹配,哪种匹配方式更好? 3、V4中,PCB Layout时,DDR2线路阻抗单端为50欧,差分为100欧?Hyperlynx仿真时,那些参数必须要达到那些指标DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM内存条,能否降速使用?比如降速到DDR2-400或更低频率使用? 5、板卡上有SODIMM的插座,又有8片内存颗粒,则物理上两部分是连在一起的,若实际使用时,只安装内存条或只安装8片内存颗粒,是否会造成信号完成性的影响?若有影响,如何控制? 6、SODIMM内存条(max:4GB)能否和8片分立器件(max:4GB)组合同时使用,构成一个(max:8GB)的DDR2单元?若能,则布线阻抗和FPGA的DCI如何控制?地址和控制线的TOP图应该怎样? 7、DDR2和FPGA(VREF pin)的参考电压0.9V的实际工作电流有多大?工作时候,DDR2芯片是否很烫,一般如何考虑散热? 8、由于多层板叠层的问题,可能顶层和中间层的铜箔不一样后,中间的夹层后度不一样时,也可能造成阻抗的不同。请教DDR2-667的SODIMM在8层板上的推进叠层?

    标签: FPGA DDR2 连接 问题讨论

    上传时间: 2013-10-21

    上传用户:jjq719719