mt-cdma系统性能仿真,matlab版
上传时间: 2016-05-11
上传用户:yangbo69
MT: windows NT/2000/XP command line tape manipulation written to format a tape windows-XP backup refused to write or format... and satisfy my curiosity Can be used for crude data recovery (combine seek and read)
标签: tape manipulation windows-XP windows
上传时间: 2013-12-23
上传用户:tb_6877751
MT+Single+chip+dual+SIM+MT6225+MT6318+MT6188+MT6301+MT6139+MT6601+MT6302图纸
上传时间: 2014-11-09
上传用户:sdq_123
1553B总线应用设计中MT模式示例,用C语言编写
上传时间: 2016-12-08
上传用户:cazjing
用比例导引律仿真拦截器拦截来袭导弹的时间步长模拟算法,MT弹道数据,具体自己定
上传时间: 2017-01-09
上传用户:924484786
MT 6223 GSM GPRS Baseband Processor Technical Brief
标签: Processor Technical Baseband Brief
上传时间: 2017-04-19
上传用户:invtnewer
ACE/Mini-ACE Series BC/RT/MT Advanced Communication Engine Interated 1553 Terminal User s Guide
标签: Communication Interated Mini-ACE Advanced
上传时间: 2017-06-24
上传用户:lindor
矢量变换控制的异步电动机变频调速系统是一种高性能的调速系统,已经在许多需要高精度、高性能的场合中得到应用。以矢量变换为基础的许多控制方法,诸如无速度传感器控制、自适应控制等正在发展中。本文对异步电动机变频调速系统进行了研究,利用异步电动机在二相同步旋转MT坐标系下的数学模型,使用MATLAB中的仿真工具箱SIMULINK分别对开环控制系统和闭环矢量控制变频调速系统进行了仿真。在开环控制系统的仿真中,推导出一种异步电动机在MT坐标系下的仿真模型,该模型具有结构简单、静态、动态性能良好的特点,同时这个仿真模型也用于闭环系统。在闭环控制系统的仿真中,设计了一个速度、磁链闭环的电流滞环型PWM变频调速系统,并且使这个闭环系统在SIMULINK中加以实现。本文同时还应用非线性反馈解耦理论将矢量控制的闭环系统分解为线性化的转速子系统和转子磁链子系统,两个子系统中的速度调节器和磁链调节器可按线性理论设计。仿真结果证明这两个变频调速系统具有良好的动态、静态性能。其中的一些仿真模块也可用于其它控制策略的变频调速系统中。
标签: MatiabSimulink 异步电动机 变频调速系统
上传时间: 2013-04-24
上传用户:417313137
从双馈电机的基本工作原理出发,分析双馈电机调速的特点,引入矢量控制技术,进行坐标变换,得出双馈电机同步坐标系上的数学模型.用MATLAB的S函数建立双馈电机仿真模型,对双馈电机起动性能进行分析.对双馈电机的调速性能进行了详细讨论,得知双馈电机要完全进行调速必须实现MT轴转子电压矢量的完全解耦.为此我们确定双馈电机调速时的矢量控制策略即转子电流定向的矢量控制.在进行定子磁场定向后,保持转子电流与定子磁链相垂直,进行转子电流定向.双馈电机转子电流定向矢量控制调速系统完全分为两个通道,解除了双馈电机的内部耦合,实现电机的励磁电流与转距电流的分别控制,使双馈电机的调速性能优异.试验证明调速系统具有变频器功率小、功率因数高、动态性能好、调速范围广等优点,适用于风机、泵类负载的调速,有良好的工业应用前景.
上传时间: 2013-07-02
上传用户:lunshaomo
本论文在详细研究MIL-STD-1553B数据总线协议以及参考国外芯片设计的基础上,结合目前新兴的EDA技术和大规模可编程技术,提出了一种全新的基于FPGA的1553B总线接口芯片的设计方法。 从专用芯片实现的具体功能出发,结合自顶向下的设计思想,给出了总线接口的总体设计方案,考虑到电路的具体实现对结构进行模块细化。在介绍模拟收发器模块的电路设计后,重点介绍了基于FPGA的BC、RT、MT三种类型终端设计,最终通过工作方式选择信号以及其他控制信号将此三种终端结合起来以达到通用接口的功能。同时给出其设计逻辑框图、算法流程图、引脚说明以及部分模块的仿真结果。为了资源的合理利用,对其中相当部分模块进行复用。在设计过程中采用自顶向下、码型转换中的全数字锁相环、通用异步收发器UART等关键技术。本设计使用VHDL描述,在此基础之上采用专门的综合软件对设计进行了综合优化,在FPGA芯片EP1K100上得以实现。通过验证证明该设计能够完成BC/RT/MT三种模式的工作,能处理多种消息格式的传输,并具有较强的检错能力。 最后设计了总线接口芯片测试系统,选择TMS320LF2407作为主处理器,测试主要包括主处理器的自发自收验证,加入RS232串口调试过程提高测试数据的直观性。验证的结果表明本文提出的设计方案是合理的。
上传时间: 2013-06-04
上传用户:ayfeixiao