虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

MQ-2

  • Allegro16.2中英文菜单

    Allegro16.2中英文菜单

    标签: Allegro 16.2 中英文 菜单

    上传时间: 2013-11-10

    上传用户:cursor

  • Allegro16.2中文教程

    Allegro16.2中文教程

    标签: Allegro 16.2 教程

    上传时间: 2014-01-22

    上传用户:wys0120

  • ORCAD9.2安装方法

    ORCAD9.2安装方法

    标签: ORCAD 9.2 安装方法

    上传时间: 2013-10-23

    上传用户:hulee

  • MATLAB及其在FPGA中的应用(第2版)

    MATLAB及其在FPGA中的应用(第2版)

    标签: MATLAB FPGA 中的应用

    上传时间: 2013-11-02

    上传用户:panpanpan

  • NIOS教程2---点亮你的LED灯

    NIOS教程2---点亮你的LED灯NIOS教程2---点亮你的LED灯

    标签: NIOS LED 教程

    上传时间: 2013-10-16

    上传用户:wgh_kf

  • XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接

    XAPP520将符合2.5V和3.3V I/O标准的7系列FPGA高性能I/O Bank进行连接  The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems

    标签: XAPP FPGA Bank 520

    上传时间: 2013-11-06

    上传用户:wentianyou

  • Cadence SPB 15.2安装指南

    本文主要介绍Cadence SPB 15.2软件工具所要使用到的PC计算机最低要求配置及其安装的方法。

    标签: Cadence 15.2 SPB 安装指南

    上传时间: 2013-10-14

    上传用户:bcjtao

  • Allegro SPB V15.2 版新增功能

    15.2 已經加入了有關貫孔及銲點的Z軸延遲計算功能. 先開啟 Setup - Constraints - Electrical constraint sets  下的 DRC 選項.  點選 Electrical Constraints dialog box 下 Options 頁面 勾選 Z-Axis delay栏. 

    标签: Allegro 15.2 SPB

    上传时间: 2013-11-12

    上传用户:Late_Li

  • Protel 99印制电路板设计教程(第2章)

     第2章  绘制电路原理图 2.1  Protel99SE原理图编辑器2.2  原理图绘制入门2.3  层次电路图设计2.4  电气规则检查与网络表生成2.5  输出原理图信息本章小结

    标签: Protel 印制电路板 设计教程

    上传时间: 2013-11-01

    上传用户:123454

  • 采用高速串行收发器Rocket I/O实现数据率为2.5 G

    摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。

    标签: Rocket 2.5 高速串行 收发器

    上传时间: 2013-10-13

    上传用户:lml1234lml