ST-M3-LITE-STM32F105RB最小系统原理图+测试程序
上传时间: 2022-05-09
上传用户:wangshoupeng199
ST-M3-LITE-STM32F103C8T6最小系统原理图+测试程序
标签: stm32
上传时间: 2022-05-09
上传用户:d1997wayne
ST-M0-LITE-STM32F030F4P6最小系统原理图
上传时间: 2022-05-10
上传用户:
龙芯2k lite 开发板 的技术资料。
上传时间: 2022-05-29
上传用户:
MSP430F5529 eZ-FET Lite USB仿真器(原理图、PCB源文件、BOM、量产工具等).
上传时间: 2022-06-21
上传用户:20125101110
此压缩包中含有Mars4_5,此软件用于编写MIPS代码,附有软件使用教程。
上传时间: 2022-07-23
上传用户:
该文档为解读x86、ARM和MIPS三种主流芯片架构精讲文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,,,,,
上传时间: 2022-07-28
上传用户:20125101110
该文档为U-Boot在64位多内核MIPS处理器上的移植总结文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,,,,,
标签: U-Boot
上传时间: 2022-07-28
上传用户:
基于ARM的数字图像采集系统的硕士论文 ARM-PowerPC-ColdFire-MIPS
上传时间: 2013-07-24
上传用户:lishuoshi1996
本文完成了对MIPS-CPU的指令集确定,流水线与架构设计,代码编写,并且在x86计算机上搭建了称为gccmips_elf的仿真系统,完成了对MIPS-CPU硬件系统的模拟仿真,最终完成FPGA芯片的下载与实现。 @@ 本文完成了包含34条指令的MIPS-CPU指令集的制定,完成了整个MIPS-CPU的架构设计与5级流水线级数的确定。制定了整个CPU的主控制模块的状态转移图;根据MIPS-CPU的指令集的模式,完成了对不同模式下的指令的分析,给出了相应的取指,译码,产生新的程序存储器寻址地址,执行,数据存储器与寄存器文件回写的控制信号,完成取指令模块,译码模块,执行模块,数据回写等模块代码的编写,从而完成了流水线模块的代码设计。 @@ 重点分析了由于流水线设计而引入的竞争与冒险,分析了在不同流水线阶段可能存在的竞争与冒险,对引起竞争与冒险的原因进行了确定,并通过增加一些电路逻辑来避免竞争与冒险的发生,完成了竞争与冒险检测电路模块以及数据回写前馈电路模块的代码编写,从而解决了竞争与冒险的问题,使设计的5级流水线得以畅顺实现。 @@ 完成了MIPS-CPU的仿真系统平台的搭建,该仿真器用来对应用程序进行编译,链接与执行,生成相应汇编语言程序以及向量文件(16进制机器码);并且同时产生相关的Modelsim仿真,及Quartus II下载验证的文件。本设计利用该仿真系统来评估设计的MIPS-CPU的硬件系统,模拟仿真结果证明本文设计的MIPS-CPU可以实现正常功能。本论文课题的研究成功对今后从事专用RISC-CPU设计的同行提供了有益的参考。 @@ 最终将设计的MIPS-CPU下载到ALTERA公司的FPGA-EP1C6Q240芯片,并且借助ALTERA公司提供的Quartus II软件进行了编译与验证,对设计的MIPS-CPU的资源使用,关键路径上的时序,布线情况进行了分析,最终完成各个指标的检查,并且借助Quartus II软件内嵌的Signal Tap软件进行软硬件联合调试,结果表明设计的MIPS-CPU功能正常,满足约束,指标正确。 @@关键词 MIPS;流水线;竞争与冒险;仿真器;FPGA
上传时间: 2013-07-31
上传用户:gjzeus