虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

INPUT

一个简单的HTML表单,包含两个文本输入框和一个提交按钮:
  • These codes require an ASCII INPUT file called INPUT.dat of the following form: Lower Limit on x

    These codes require an ASCII INPUT file called INPUT.dat of the following form: Lower Limit on x Upper Limit on x Final Time Pressure for x<0 when t=0 Density for x<0 when t=0 Speed for x<0 when t=0 Pressure for x>0 when t=0 Density for x>0 when t=0 Speed for x>0 when t=0 These codes produce 8 ASCII output files: density.out. Density vs. x entropy.out. Entropy vs. x mach.out. Mach number vs. x massflux.out. Mass flux vs. x pressure.out. Pressure vs. x sound.out. Speed-of-sound vs. x velocity.out. Velocity vs. x waves.out. A description of the solution in terms of the three waves defined in the book (+,-,0).

    标签: INPUT following require called

    上传时间: 2017-09-21

    上传用户:希酱大魔王

  • These codes require an ASCII INPUT file interp.dat of the following form: N: Number of Polynomia

    These codes require an ASCII INPUT file interp.dat of the following form: N: Number of Polynomial Interpolation Points (Small) First Sample (x1,y1) Second Sample (x2,y2) ... Nth Sample (xN,yN) N1: Number of Error Evaluation Points (Large) First Sample (x1,y1) Second Sample (x2,y2) ... N1th Sample (xN1,yN1)

    标签: Polynomia following require Number

    上传时间: 2017-09-21

    上传用户:许小华

  • Use the on-board potentiometer to simulate an analog INPUT,this INPUT converted into a meaningful di

    Use the on-board potentiometer to simulate an analog INPUT,this INPUT converted into a meaningful digital value in a microcontroller register, and use a group of LED to display this value.

    标签: INPUT potentiometer meaningful converted

    上传时间: 2017-09-25

    上传用户:iswlkje

  • INPUT method tool using java

    INPUT method tool using java

    标签: method INPUT using java

    上传时间: 2013-12-20

    上传用户:阳光少年2016

  • Linux中INPUT输入子系统分析

    Linux中INPUT输入子系统分析(pdf)

    标签: linux

    上传时间: 2015-04-10

    上传用户:zsp26414609

  • Multiple-INPUT+Multiple-Output+Channel+Models

    Many wireless communications channels consist of multiple signal paths from the transmitter to receiver. This multiplicity of paths leads to a phenomenon known as multipath fading. The multiple paths are caused by the presence of objects in the physical environment that, through the mechanisms of propagation, alter the path of radiated energy. These objects are referred to as scatterers. In the past, researchers often looked at ways to mitigate multipath scattering, such as in diversity systems. Multiple-INPUT, multiple-output (MIMO) systems, on the other hand, use multipath diversity to their advantage; a MIMO system has the ability to translate increased spatial diversity into increased channel capacity. 

    标签: Multiple-Output Multiple-INPUT Channel Models

    上传时间: 2020-05-31

    上传用户:shancjb

  • 输入并联输出串联组合变换器控制策略的研究.rar

    近些年来,随着电力电子技术的发展,电力电子系统集成受到越来越多的关注,其中标准化模块的串并联技术成为研究热点之一。输入并联输出串联型(INPUT-Parallel and Output-Series,IPOS)组合变换器适用于大功率高输出电压的场合。 要保证IPOS组合变换器正常工作,必须保证其各模块的输出电压均衡。本文首先揭示了IPOS组合变换器中每个模块输入电流均分和输出电压均分之间的关系,在此基础上提出一种输出均压控制方案,该方案对系统输出电压调节没有影响。选择移相控制全桥(Full-Bridge,FB)变换器作为基本模块,对n个全桥模块组成的IPOS组合变换器建立小信号数学模型,推导出采用输出均压控制方案的IPOS-FB系统的数学模型,该模型证明各模块输出均压闭环不影响系统输出电压闭环的调节,给出了模块输出均压闭环和系统输出电压闭环的补偿网络参数设计。对于IPOS组合变换器,采用交错控制,由于电流纹波抵消效应,输入滤波电容容量可大大减小;由于电压纹波抵消作用,在相同的系统输出电压纹波下,各模块的输出滤波电容可大大减小,由此可以提高变换器的功率密度。 根据所提出的输出均压控制策略,在实验室研制了一台由两个1kW全桥模块组成的IPOS-FB原理样机,每个模块输入电压为270V,输出电压为180V。并进行了仿真和实验验证,结果均表明本控制方案是正确有效的。

    标签: 输入 并联 串联

    上传时间: 2013-06-17

    上传用户:cwyd0822

  • FPGA中多标准可编程IO端口的设计.rar

    现场可编程门阵列(FPGA,Field Programmable Gate Array)是可编程逻辑器件的一种,它的出现是随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担。系统设计师们更愿意自己设计专用集成电路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的设计周期尽可能短,最好是在实验室里就能设计出合适的ASIC芯片,并且立即投入实际应用之中。现在,FPGA已广泛地运用于通信领域、消费类电子和车用电子。 本文中涉及的I/O端口模块是FPGA中最主要的几个大模块之一,它的主要作用是提供封装引脚到CLB之间的接口,将外部信号引入FPGA内部进行逻辑功能的实现并把结果输出给外部电路,并且根据需要可以进行配置来支持多种不同的接口标准。FPGA允许使用者通过不同编程来配置实现各种逻辑功能,在IO端口中它可以通过选择配置方式来兼容不同信号标准的I/O缓冲器电路。总体而言,可选的I/O资源的特性包括:IO标准的选择、输出驱动能力的编程控制、摆率选择、输入延迟和维持时间控制等。 本文是关于FPGA中多标准兼容可编程输入输出电路(INPUT/Output Block)的设计和实现,该课题是成都华微电子系统有限公司FPGA大项目中的一子项,目的为在更新的工艺水平上设计出能够兼容单端标准的I/O电路模块;同时针对以前设计的I/O模块不支持双端标准的缺点,要求新的电路模块中扩展出双端标准的部分。文中以低压双端差分标准(LVDS)为代表构建双端标准收发转换电路,与单端标准比较,LVDS具有很多优点: (1)LVDS传输的信号摆幅小,从而功耗低,一般差分线上电流不超过4mA,负载阻抗为100Ω。这一特征使它适合做并行数据传输。 (2)LVDS信号摆幅小,从而使得该结构可以在2.5V的低电压下工作。 (3)LVDS输入单端信号电压可以从0V到2.4V变化,单端信号摆幅为400mV,这样允许输入共模电压从0.2V到2.2V范围内变化,也就是说LVDS允许收发两端地电势有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工艺,辅助Xilinx公司FPGA开发软件ISE,设计完成了可以用于Virtex系列各低端型号FPGA的IOB结构,它有灵活的可配置性和出色的适应能力,能支持大量的I/O标准,其中包括单端标准,也包括双端标准如LVDS等。它具有适应性的优点、可选的特性和考虑到被文件描述的硬件结构特征,这些特点可以改进和简化系统级的设计,为最终的产品设计和生产打下基础。设计中对包括20种IO标准在内的各电器参数按照用户手册描述进行仿真验证,性能参数已达到预期标准。

    标签: FPGA 标准 可编程

    上传时间: 2013-05-15

    上传用户:shawvi

  • DC DC Power Switching Regulator

    The ISL8540 is a step down DC/DC power switching regulator which accepts 9.0V to 40V INPUT and provi

    标签: Switching Regulator Power DC

    上传时间: 2013-06-07

    上传用户:shanml

  • 74145 TTL BCD—十进制译码、驱动器

    These BCD-to-decimal decoders/drivers consist of eightinverters and ten, four-INPUT NAND gate

    标签: 74145 TTL BCD 十进制

    上传时间: 2013-07-31

    上传用户:1047385479