1.设计(论文)的主要任务及目标 (1) 研究SOPC理论如何应用于以太网终端设计; (2) 研究如何使用EDK软件和IP核搭建整个设计硬件结构; (3) 在开发板上实现以太网终端设计,验证整个结论。 2.设计(论文)的基本要求和内容 (1) 符合以太网设计的基本概念和原理; (2) 能准确运用EDK软件在嵌入式系统设计中的优势; (3) 选取合适的对象,并构造合理的以太网模型。 图 Xilinx的SOPC设计流程
上传时间: 2013-12-20
上传用户:qwer0574
一种基于SOPC的任意波形发生器的构建方法
上传时间: 2013-10-14
上传用户:猫爱薛定谔
以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用极少的硬件资源实现了可重构信号源。该系统基本功能都在FPGA芯片内完成,利用 SOPC技术,在一片 FPGA 芯片上实现了整个信号源的硬件开发平台,达到既简化电路设计、又提高系统稳定性和可靠性的目的。
上传时间: 2013-12-22
上传用户:forzalife
This application note provides a functional description of VHDL source code for a N x N DigitalCrosspoint Switch. The code is designed with eight inputs and eight outputs in order to targetthe 128-macrocell CoolRunner™-II CPLD device but can be easily expanded to target higherdensity devices. To obtain the VHDL source code described in this document, go to sectionVHDL Code, page 5 for instructions.
标签: CoolRunner-II XAPP CPLD 380
上传时间: 2013-10-26
上传用户:kiklkook
This application note shows how a Xilinx CoolRunnerTM-II CPLD can be used as a simplelogical switch that can quickly and reliably select between different MPEG video sources. Thesource code for the design is available on the Xilinx website, and is linked from the “VHDLCode” section. The code can be expanded by the user to perform additional operations usingthe remaining CPLD resources
标签: CoolRunner-II Xilinx XAPP CPLD
上传时间: 2013-12-16
上传用户:qwer0574
东南大学综合电子实践Quartus ii课程设计报告 包含跑马灯,数字钟和交通灯设计
上传时间: 2015-01-02
上传用户:超凡大师
论文以Altera公司的Cyclone II系列EP2CSQ208为核心芯片,构建基于FPGA的SOPC嵌入式硬件平台,并以此平台为基础深入研究SOPC嵌入式系统的硬件设计和软件开发方法,详细测试和验证系统存储模块和外围模块。同时以嵌入式处理器IP核NioslI为核心,设计出基于NioslI的视觉控制软件。在应用中引入pc/os.II实时操作系统,介绍了实时操作系统I_tc/OS.II的相关概念和移植方法,设计了相关底层软件及轨迹图像识别算法,将具体应用程序划分成多个任务,最终实现了视觉图像的实时处理及小车的实时控制。 在本设计中,图像采集部分利用SAA7111A视频解码芯片完成视频信号的采集,利用FPGA完成复杂高速的逻辑控制及时序设计,将采集的数字视频信号存储在外扩存储器SRAM中,以供后续图像处理。 在构建NioslI CPU时,自定制了SRAM控制器、irda红外接口、OC i2c接口、PWM接口和VGA显示接口等相关外设组件,提供了必要的人机及控制接口,方便系统的控制及调试。
上传时间: 2013-11-13
上传用户:chenhr
本文设计的基于SOPC的心电信号处理系统,对信号的采集和处理部分采用的软硬件模块化设计,提高了心电信号检测的精度。利用了USB接口,可以方便地接入到计算机,提高了系统的稳定性和可靠性,达到了预期的技术指标,为设计新型的心电信号处理设备提供了理论基础和依据。
上传时间: 2013-10-29
上传用户:星仔
提出了一种基于核心处理单元为Altera NiosⅡ的SoPC的智能低应变反射波检测系统。介绍了低应变反射波检测法,探讨了系统具体的软硬件设计。系统的主要目的是使复杂电子系统可在单块FPGA上实现,该系统在基桩完整性检测中具有广阔的应用前景,并能通过适当改进,应用于其他工程检测中。
上传时间: 2013-11-20
上传用户:二驱蚊器
There are many manufacturers of dot matrix LCD modules. However, most of these displaysare similar. They all have on-board controllers and drivers capable of displaying alpha numericsand a wide variety of other symbols (including Japanese "Katakana" characters). The internaloperation of LCD controller devices is determined by signals sent from a central processing unit(in this case, a CoolRunner-II CPLD).
标签: CoolRunner-II XAPP 904 LCD
上传时间: 2013-12-17
上传用户:haiya2000