A new PLL topology and a new simplified linear model are presented. The new Fractional-N synthesizer presents no reference spurs and lowers the overall phase noise, thanks to the presence of a SampleJHold block. With a new simulation methodology it is possible to perform very accurate simulations, whose results match closely those obtained with the linear PLL model developed.
标签: new Fractional-N synthesizer simplified
上传时间: 2016-04-14
上传用户:hjshhyy
This paper presents the key circuits of a 1MHz bandwidth, 750kb/s GMSK transmitter. The Fractional-N synthesizer forming the basis of the transmitter uses a combined phasefrequency detector (PFD) and digital-to-analog converter (DAC) circuit element to obtain >28dB high frequency noise reduction when compared to classicalfrequency synthesis.
标签: Fractional-N transmitter bandwidth circuits
上传时间: 2016-04-14
上传用户:er1219
Ph.D thesis from M.H.Perrott, about Fractional-N PLL design.
标签: Fractional-N Perrott thesis design
上传时间: 2016-11-09
上传用户:youlongjian0
N系列射频同轴连接器
上传时间: 2013-06-29
上传用户:eeworm
用于FPGA的N+0.5分频代码,可以用来进行非整数分频!
上传时间: 2013-08-06
上传用户:weixiao99
多路18b20测温显示系统,可同时测量n个第三18b20
上传时间: 2013-08-21
上传用户:zhangchu0807
8051工作于11.0592MHZ,RAM扩展为128KB的628128,FlashRom扩展为128KB的AT29C010A\r\n 128KB的RAM分成4个区(Bank) 地址分配为0x0000-0x7FFF\r\n 128KB的FlashRom分成8个区(Bank) 地址分配为0x8000-0xBFFF\r\n 为了使8051能访问整个128KB的RAM空间和128KB的FlashRom空间,在CPLD内建两个寄存器\r\n RamBankReg和FlashRomBankReg用于存放高位地址
上传时间: 2013-08-30
上传用户:cainaifa
自己现在用的CPLD下载线,用74HC244芯片\r\n要注意设置下载模式
上传时间: 2013-08-31
上传用户:dancnc
\r\n经典的Protel99se入门教程,孙辉著北京邮电大学出版社出版
上传时间: 2013-09-11
上传用户:Yukiseop
用于定量表示ADC动态性能的常用指标有六个,分别是:SINAD(信纳比)、ENOB(有效位 数)、SNR(信噪比)、THD(总谐波失真)、THD + N(总谐波失真加噪声)和SFDR(无杂散动态 范围)
上传时间: 2014-01-22
上传用户:鱼哥哥你好