用于定量表示ADC动态性能的常用指标有六个,分别是:SINAD(信纳比)、ENOB(有效位 数)、SNR(信噪比)、THD(总谐波失真)、THD + N(总谐波失真加噪声)和SFDR(无杂散动态 范围)
上传时间: 2014-01-22
上传用户:鱼哥哥你好
ADC需要FFT处理器来评估频谱纯度,DAC则不同,利用传统的模拟频谱分析仪就能直接 研究它所产生的模拟输出。DAC评估的挑战在于要产生从单音正弦波到复杂宽带CDMA信 号的各种数字输入。数字正弦波可以利用直接数字频率合成技术来产生,但更复杂的数字 信号则需要利用更精密、更昂贵的字发生器来产生。 评估高速DAC时,最重要的交流性能指标包括:建立时间、毛刺脉冲面积、失真、无杂散 动态范围(SFDR)和信噪比(SNR)。本文首先讨论时域指标,然后讨论频域指标。
上传时间: 2013-10-27
上传用户:Vici
DAC34H84 是一款由德州仪器(TI)推出的四通道、16 比特、采样1.25GSPS、功耗1.4W 高性能的数模转换器。支持625MSPS 的数据率,可用于宽带与多通道系统的基站收发信机。由于无线通信技术的高速发展与各设备商基站射频拉远单元(RRU/RRH)多种制式平台化的要求,目前收发信机单板支持的发射信号频谱越来越宽,而中频频率一般没有相应提高,所以中频发射DAC 发出中频(IF)信号的二次谐波(HD2)或中频与采样频率Fs 混叠产生的信号(Fs-2*IF)离主信号也越来越近,因此这些非线性杂散越来越难被外部模拟滤波器滤除。这些子进行pcb设计布局,能取得较好的信号完整性效果,可以在pcb打样后,更放心。这些杂散信号会降低发射机的SFDR 性能,优化DAC 输出的二次谐波性能也就变得越来越重要。
上传时间: 2013-10-23
上传用户:lalalal
FEATURES400 MSPS internal clock speedIntegrated 10-bit DAC32-bit tuning wordPhase noise ≤ –120 dBc/Hz @ 1 kHz offset (DAC output)Excellent dynamic performance>75 dB SFDR @ 160 MHz (±100 kHz offset) AOUTSerial I/O control1.8 V power supplySoftware and hardware controlled power-down48-lead TQFP/EP packageSupport for 5 V input levels on most digital inputsPLL REFCLK multiplier (4× to 20×)Internal oscillator; can be driven by a single crystalPhase modulation capabilityMultichip synchronization
上传时间: 2014-12-04
上传用户:axin881314
在一些需要高频分辨率、设置转换度的应用场合,直接数字频率合成器(DDS)技术具有其他频率合成方法无法比拟的优势。在介绍DDS的基本原理及其典型器件AD9858的结构和功能的基础上,详细论述了采用单片机+CPLD来控制AD9858实现宽带雷达信号源的设计过程。实际应用证明,该系统设计分辨率高,转换速度快,在窄带时无杂散动态范围SFDR优于75 dBc,宽带无杂散动态范围SFDR优于55 dBC。
上传时间: 2014-12-27
上传用户:ming52900
DAC34H84 是一款由德州仪器(TI)推出的四通道、16 比特、采样1.25GSPS、功耗1.4W 高性能的数模转换器。支持625MSPS 的数据率,可用于宽带与多通道系统的基站收发信机。由于无线通信技术的高速发展与各设备商基站射频拉远单元(RRU/RRH)多种制式平台化的要求,目前收发信机单板支持的发射信号频谱越来越宽,而中频频率一般没有相应提高,所以中频发射DAC 发出中频(IF)信号的二次谐波(HD2)或中频与采样频率Fs 混叠产生的信号(Fs-2*IF)离主信号也越来越近,因此这些非线性杂散越来越难被外部模拟滤波器滤除。这些子进行pcb设计布局,能取得较好的信号完整性效果,可以在pcb打样后,更放心。这些杂散信号会降低发射机的SFDR 性能,优化DAC 输出的二次谐波性能也就变得越来越重要。
上传时间: 2013-12-28
上传用户:tsfh
·300M内部时钟频率 ·可进行频移键控(FSK),二元相移键控(BPSK),相移键控(PSK),脉冲调频(CHIRP),振幅调制(AM)操作 ·正交的双通道12位D/A转换器 ·超高速比较器,3皮秒有效抖动偏差 ·外部动态特性: 80 dB无杂散动态范围(SFDR)@ 100 MHz (±1 MHz) AOUT ·4倍到20倍可编程基准时钟乘法器 ·两个48位可编程频率寄存器 ·两个14位可编程相位补偿寄存器 ·12位振幅调制和可编程的通断整形键控功能 ·单引脚FSK和BPSK数据输入接口 ·PSK功能可由I/O接口实现 ·具有线性和非线性的脉冲调频(FM CHIRP)功能,带有引脚可控暂停功能 ·具有过渡FSK功能 ·在时钟发生器模式下,有小于25 ps RMS抖动偏差 ·可自动进行双向频率扫描 ·能够对信号进行sin(x)/x校正 ·简易的控制接口: 可配置为10MHZ串行接口,2线或3线SPI兼容接口或100MHZ 8位并行可编程接口 ·3.3V单电源供电 ·具有多路低功耗功能 ·单输入或差分输入时钟 ·小型80脚LQFP 封装
上传时间: 2019-08-06
上传用户:fuxy
作为模拟与数字电路的接口电路的关键部分,模数转换器(ADC)现代通信、需达、卢纳以及众多消费电子产品中都占据极其重要的地位。随着科技的迅猛发展,对模数转换器的性能,特别是速度上的要求越来越高,ADC的性能好坏甚至已经成为决定设备性能的关键因素。本文以超高速ADC作为设计的目标,采用了Flash型结构作为研究的方向,并且从ADC的速度和失调电压消除技术入手进行了重点研究。本文采用了种新颖的消除失调电压的技术-chopping技术,该技术主要是依靠 组随机数产生器所产生的高速随机数序列来随机快速置换比较器输入端,从而使得失调电压近似平均为零,本文设计了种高速随机数产生器,可以产生速率达到1GHz的随机数序列。由于比较器部分是影响整个ADC速度的关键因素,因此在设计中对于比较器部分逃行了重点优化设计。另外还在数字编码电路中加入了纠错设计。通过电路仿真,所设计的ADC可达到1GHz的采样速率,最大积分非线性和微分非线性分别为0.42LSB和0.49LSB,当输入信号频率为16.6MHz时,无杂波动态范围(SFDR)达到41dB,当加入50mV失调电压时,chopping技术可以将SFDR增加3dB左右。本设计采用了和舰0.18um CMOS混合信号工艺,完成了主要模块版图的设计工作。关键词 Flash型 ADC;失调电压消除技术:chopping技术
上传时间: 2022-06-19
上传用户:d1997wayne