In the past decade, the size and complexity of manyFPGA designs exceeds the time and resourcesavailable to most design teams, making the use andreuse of Intellectual Property (IP) imperative.However, integrating numerous IP blocks acquiredfrom both internal and external sources can be adaunting challenge that often extends, rather thanshortens, design time. As today's designs integrateincreasing amounts of functionality, it is vital thatdesigners have access to proven, up-to-date IP fromreliable sources.
上传时间: 2013-11-15
上传用户:lyy1234
This application note shows how to achieve low-cost, efficient serial configuration for Spartan FPGA designs. The approachrecommended here takes advantage of unused resources in a design, thereby reducing the cost, part count, memory size,and board space associated with the serial configuration circuitry. As a result, neither processor nor PROM needs to be fullydedicated to performing Spartan configuration.In particular, information is provided on how the idle processing time of an on-board controller can be used to loadconfiguration data from an off-board source. As a result, it is possible to upgrade a Spartan design in the field by sending thebitstream over a network.
上传时间: 2014-08-16
上传用户:adada
WP369可扩展式处理平台-各种嵌入式系统的理想解决方案 :Delivering unrivaled levels of system performance,flexibility, scalability, and integration to developers,Xilinx's architecture for a new Extensible Processing Platform is optimized for system power, cost, and size. Based on ARM's dual-core Cortex™-A9 MPCore processors and Xilinx’s 28 nm programmable logic,the Extensible Processing Platform takes a processor-centric approach by defining a comprehensive processor system implemented with standard design methods. This approach provides Software Developers a familiar programming environment within an optimized, full featured,powerful, yet low-cost, low-power processing platform.
上传时间: 2013-10-22
上传用户:685
在基于ASIC或FPGA的设计中,设计人员必须认真考虑某些性能标准,他们面临的挑战主要体现在面积、速度和功耗方面。 与ASIC一样,供应商在FPGA设计中也需要应对面积和速度的挑战。随着门数不断增加,FPGA需要更大的面积和尺寸来适应更多的应用,设计工具需要采用更好的算法以便更有效地利用面积。不断演进的FPGA技术也给设计人员带来一系列新的挑战,电源利用率就是其中之一,这对于为手持或便携式设备设计基于FPGA的嵌入式系统来说是急需解决的问题。
上传时间: 2013-11-14
上传用户:wkchong
本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是: l 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 l 形成风格良好和完整的文档。 l 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。 l 便于新员工快速掌握本部门FPGA的设计流程。
上传时间: 2013-11-24
上传用户:xmsmh
传统空时自适应处理(STAP)算法不能抑制和导航信号同一方向的窄带干扰并且输出信干噪比不理想。针对此问题,本文提出了一种结合加权波束的改进STAP抗干扰算法。这种新的算法能有效地抑制窄带和宽带干扰,并提升了输出信干噪比(SINR)。
上传时间: 2013-11-05
上传用户:yph853211
L2TP(Layer Two tunneling Protocol)是实现二层隧道VPN(Virtual Private Network)的主要技术,有L2TPV2和L2TPV3两个协议标准;为了进一步提高私有网络的安全性,本文研究了VPN和L2TP隧道技术的基本实现技术,并在现有L2TPV2协议非对称工作模型的基础上实现了向下兼容的支持对称工作模型的L2TPV3协议,并对系统的功能和性能进行了测试和分析,测试结果显示该实现方案能够正常完成L2TPV3隧道的建立以及协议报文的收发,且系统性能稳定。
标签: L2TPV3
上传时间: 2013-10-31
上传用户:iven
在卫星的地面测试中,地面模拟系统发送遥控遥测信号并接收卫星的返回信号,将其下变频到中频进行解调,从而获取卫星工作状态和运行环境,模拟其在轨运行工作情况。针对目前采用有源相控阵天线技术的卫星地面测试,本文设计实现了一种DBF体制的地面模拟系统接收机,该接收机采用超外差式二次变频设计,具有高增益、低噪声系数、低群时延波动、良好的通道间幅相一致性和稳定性,同时集成度高,体积小,可制造性强,能够充分的满足采用有源相控阵技术的卫星地面测试要求。
上传时间: 2013-11-11
上传用户:我累个乖乖
针对目标识别问题,采取了基于协同学的模式识别理论,引入了协同神经网络并对其稳定性进行了分析,提出了基于协同神经网络对军事目标进行识别的方法,并通过仿真验证了该方法的有效性。
上传时间: 2013-11-02
上传用户:gxmm
为了提高Linux操作系统的网络安全性,对Linux系统的安全机制、网络安全问题、主要攻击方式进行了详细分析,提出了基于Linux系统用户管理、文件管理、预防攻击、数据备份等切实可行的网络安全策略,增强了Linux系统的网络安全性,达到了较好的效果。
上传时间: 2013-12-18
上传用户:weiwolkt