用来测试ESL DSP C COMPILER数学函数库是否正确的VC程序,测试方法,在VC下随机产生函数输入值,并把输入与输出值记录到C:MATH文件中。可以直接用于你所测试的COMPILER。
上传时间: 2015-03-22
上传用户:徐孺
ELAN eAM eDSP ESL Serial an assembly example that shows how to use the ADC,DAC,MIC macro
标签: assembly example Serial shows
上传时间: 2013-12-28
上传用户:秦莞尔w
Summit Design公司基于ESL设计产品的最新Visual Elite图像产品具有Advanced SystemC建模及分析功能。该工具的最新版本包括原始SystemC构造,允许用户在SystemC内建模并验证设计。 该工具的HDL版本可帮助门级设计师们学习用Verilog和VHDL设计。最新版本的Visual Elite可帮助硬件设计师们和C/C++编程者迅速使用SystemC语言创建系统。Visual Elite 允许用户熟悉语言后,使用预建图形模块创建系统并自行创建文本模块。 该工具的浏览器
上传时间: 2013-04-24
上传用户:东大小布
IC-Ucc28950改进的相移全桥控制设计UcC28950是T公司进一步改进的相移全桥控制C,它比原有标准型UCC2895主要改进为Zvs能力范围加宽,对二次侧同步整流直接控制,提高了轻载空载转换效率,而且此时可以ON/OFF控制同步整流成为绿色产品。既可以作电流型控制,也可以作电压型控制。增加了闭环软启动及使能功能。低启动电流,逐个周期式限流过流保护,开关频率可达1MHz UCC28950基本应用电路如图1所示,内部等效方框电路如图2所示。*启动中的保护逻辑UCC28950启动前应该首先满足下列条件:*VDD电压要超过UvLo阈值,73V*5V基准电压已经实现*芯片结温低于140℃。*软启动电容上的电压不低于0.55V。如果满足上述条件,一个内部使能信号EN将产生出来,开始软启动过程。软启动期间的占空比,由Ss端电压定义,且不会低于由Twm设置的占空比,或由逐个周期电流限制电路决定的负载条件电压基准精确的(±1.5%5V基准电压,具有短路保护,支持内部电路,并能提供20mA外部输出电流,其用于设置DCDC变换器参数,放置一个低ESR,ESL瓷介电容(1uF-2.2uF旁路去耦,从此端接到GND,并紧靠端子,以获得最佳性能。唯一的关断特性发生在C的VDD进入UVLo状态。*误差放大器(EA+EA,COMP)误差放大器有两个未提交的输入端,EA+和EA-。它具有3MHz带宽具有柔性的闭环反馈环。EA+为同相端,EA-为反向端。COMP为输出端输入电压共模范围保证在0.5V-3.6V。误差放大器的输出在内部接到pWM比较器的同相输入端,误差放大器的输出范围为0.25V4.25V,远超出PwM比较器输入上斜信号范围,其从0.8v-2.8V。软启动信号作为附加的放大器的同相输入,当误差放大器的两个同相输入为低,是支配性的输入,而且设置的占空比是误差放大器输出信号与内部斜波相比较后放在PWM比较器的输入处。
标签: ucc2895
上传时间: 2022-03-31
上传用户:
Summit Design公司基于ESL设计产品的最新Visual Elite图像产品具有Advanced SystemC建模及分析功能。该工具的最新版本包括原始SystemC构造,允许用户在SystemC内建模并验证设计。 该工具的HDL版本可帮助门级设计师们学习用Verilog和VHDL设计。最新版本的Visual Elite可帮助硬件设计师们和C/C++编程者迅速使用SystemC语言创建系统。Visual Elite 允许用户熟悉语言后,使用预建图形模块创建系统并自行创建文本模块。 该工具的浏览器
上传时间: 2013-04-15
上传用户:eeworm