虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

EDA;<b>Quartus ii</b>

  • 三八译码器的源代码

    三八译码器的源代码,在quartus II 6.0中进行进行设计的,有vhdl源代码

    标签: 译码器 源代码

    上传时间: 2015-09-05

    上传用户:181992417

  • 在开发板上实现svga条形信号发生器的源代码

    在开发板上实现svga条形信号发生器的源代码,是在quartus II 6.0的开发环境中运行的

    标签: svga 开发板 信号发生器 源代码

    上传时间: 2013-12-23

    上传用户:dave520l

  • crc任意位生成多项式 任意位运算 自适应算法 循环冗余校验码(CRC

    crc任意位生成多项式 任意位运算 自适应算法 循环冗余校验码(CRC,Cyclic Redundancy Code)是采用多项式的 编码方式,这种方法把要发送的数据看成是一个多项式的系数 ,数据为bn-1bn-2…b1b0 (其中为0或1),则其对应的多项式为: bn-1Xn-1+bn-2Xn-2+…+b1X+b0 例如:数据“10010101”可以写为多项式 X7+X4+X2+1。 循环冗余校验CRC 循环冗余校验方法的原理如下: (1) 设要发送的数据对应的多项式为P(x)。 (2) 发送方和接收方约定一个生成多项式G(x),设该生成多项式 的最高次幂为r。 (3) 在数据块的末尾添加r个0,则其相对应的多项式为M(x)=XrP(x) 。(左移r位) (4) 用M(x)除以G(x),获得商Q(x)和余式R(x),则 M(x)=Q(x) ×G(x)+R(x)。 (5) 令T(x)=M(x)+R(x),采用模2运算,T(x)所对应的数据是在原数 据块的末尾加上余式所对应的数据得到的。 (6) 发送T(x)所对应的数据。 (7) 设接收端接收到的数据对应的多项式为T’(x),将T’(x)除以G(x) ,若余式为0,则认为没有错误,否则认为有错

    标签: crc CRC 多项式 位运算

    上传时间: 2014-01-16

    上传用户:hphh

  • 8位的加法器设计

    8位的加法器设计,分4个工程完成的,用的是Quartus II软件。

    标签: 8位 加法器

    上传时间: 2014-01-20

    上传用户:myworkpost

  • VHDL实现了IIS接口程序

    VHDL实现了IIS接口程序,在Quartus II 6.0上编译通过,在板子上可以读取IIS数据

    标签: VHDL IIS 接口程序

    上传时间: 2014-06-06

    上传用户:1427796291

  • 简易数字频率计

    简易数字频率计,用Verilog HDL编写的,基于Quartus II实现,结构清晰,功能较为全面,能满足简单的频率测量要求

    标签: 数字频率计

    上传时间: 2013-12-08

    上传用户:15071087253

  • We have a group of N items (represented by integers from 1 to N), and we know that there is some tot

    We have a group of N items (represented by integers from 1 to N), and we know that there is some total order defined for these items. You may assume that no two elements will be equal (for all a, b: a<b or b<a). However, it is expensive to compare two items. Your task is to make a number of comparisons, and then output the sorted order. The cost of determining if a < b is given by the bth integer of element a of costs (space delimited), which is the same as the ath integer of element b. Naturally, you will be judged on the total cost of the comparisons you make before outputting the sorted order. If your order is incorrect, you will receive a 0. Otherwise, your score will be opt/cost, where opt is the best cost anyone has achieved and cost is the total cost of the comparisons you make (so your score for a test case will be between 0 and 1). Your score for the problem will simply be the sum of your scores for the individual test cases.

    标签: represented integers group items

    上传时间: 2016-01-17

    上传用户:jeffery

  • FFT的VHDL源文件

    FFT的VHDL源文件,经过在Quartus II上的测试无错误

    标签: VHDL FFT

    上传时间: 2016-02-24

    上传用户:BIBI

  • 单片机8051 IP内核的VHDL源码

    单片机8051 IP内核的VHDL源码,需要的开发环境QUARTUS II 6.0。

    标签: 8051 VHDL 单片机 IP内核

    上传时间: 2014-01-24

    上传用户:zhaoq123

  • 6端口寄存器IP内核VHDL源代码

    6端口寄存器IP内核VHDL源代码,所需的开发环境是QUARTUS II 6.0。

    标签: VHDL 端口 寄存器 IP内核

    上传时间: 2016-03-14

    上传用户:hoperingcong