本系统由服务器软件控制平台和fpga硬件处理系统组成,其中fpga硬件处理系统是整个系统的核心部分。系统管理员通过服务器的软件控制平台可以对fpga硬件处理系统进行即时的配置,fpga硬件处理系统按照系统管理员的配置进行工作,并会在检测到异常情况或者检测到用户敏感的流量或者数据包的时候通知服务器,服务器会向管理员发送通知。管理员可以在服务器软件平台上做进一步的分析处理。
上传时间: 2013-08-07
上传用户:molo
详细介绍了fpga的工作原理,以及如何使用,简单易学,功能强大
上传时间: 2013-08-07
上传用户:xinyuzhiqiwuwu
1.an fpga implementation of the image space reconstruction algorithm for hyperspectral imaging analysis\r\n2. fpga implemention of a median filter\r\n3. fpga implementation of digital filters\r\n4.hardware acceleration of edge detection algorithm on fpgas
标签: implementation reconstruction hyperspectral algorithm
上传时间: 2013-08-07
上传用户:ytulpx
基于FPGA的高速FFT处理器的设计与实现
上传时间: 2013-08-07
上传用户:asdkin
使用Verilog实现基于FPGA的SDRAM控制器
上传时间: 2013-08-08
上传用户:litianchu
VXWorks 系统通过模拟IO口配置FPGA芯片代码,可以配置的,主要函数是xsvfExecute()
上传时间: 2013-08-08
上传用户:y13567890
研究实现MUSIC算法的DSP+FPGA、浮点运算与定点运算混合的硬件设计方案。\\r\\n
上传时间: 2013-08-08
上传用户:wsq921779565
fpga实现OFDM的源代码 并且配有各个部分的详细说明,具有很好的指导作用
上传时间: 2013-08-08
上传用户:chendawei
基于高速数字信号处理器(DSP) 和大规模现场可编程门阵列( FPGA) ,成功地研制了小型\\r\\n化、低功耗的实时视频采集、处理和显示平台. 其中的DSP 负责图像处理,其外围的全部数字逻辑功能都集成在一片FPGA 内,包括高速视频流FIFO、同步时序产生与控制、接口逻辑转换和对视频编/ 解码器进行设置的I2 C 控制核等. 通过增大FIFO 位宽、提高传输带宽,降低了占用EMIF 总线的时间 利用数字延迟锁相环逻辑,提高了显示接口时序控制精度. 系统软件由驱动层、管理层和应用层组成,使得硬件管理与
上传时间: 2013-08-08
上传用户:PresidentHuang
针对高速数字信号处理的要求,提出用FPGA 实现基- 4FFT 算法,并对其整体结构、蝶形单\\\\\\\\r\\\\\\\\n元进行了分析. 采用蝶算单元输入并行结构和同址运算,能同时提供蝶形运算所需的4 个操作\\\\\\\\r\\\\\\\\n数,具有最大的数据并行性,能提高处理速度 按照旋转因子存放规则,蝶形运算所需的3 个旋转\\\\\\\\r\\\\\\\\n因子地址相同,且寻址方式简单 输出采取与输入相似的存储器 运算单元同时采用3 个乘法的\\\\\\\\r\\\\\\\\n复数运算算法来
上传时间: 2013-08-08
上传用户:gxrui1991