虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

ALtera-FPGA

  • 七天玩转Altera:学习FPGA必经之路

             七天玩转Altera:学习FPGA必经之路包括基础篇、时序篇和验证篇三个部分。

    标签: Altera FPGA

    上传时间: 2013-10-11

    上传用户:woshinimiaoye

  • Altera公司 Stratix V GX FPGA开发板电路图

        本资料是关于Altera公司 Stratix V GX FPGA开发板电路图的资料。资料包括开发板原理图、PCB图。

    标签: Stratix Altera FPGA GX

    上传时间: 2014-01-22

    上传用户:18707733937

  • ETL-002 Altera Cyclone III系列FPGA开发板简介

    ETL-002 FPGA开发板是以Altera公司的最新系列Cyclone III中的3C10为主芯片,并提供了极为丰富的芯片外围接口资源以及下载线,数据线以及资料光盘等。除了这些硬件外,我们还提供了十多个接口实验,并公开了电路原理图和实验的Verilog源代码,以便于大家对照学习,并可以在该开发板上进行二次开发。

    标签: Cyclone Altera FPGA ETL

    上传时间: 2013-10-29

    上传用户:1477849018@qq.com

  • FPGA实现的直接数字频率合成器

    FPGA实现的直接数字频率合成器,本文基于DDS的基本原理,利用Altera公司的FPGA芯片FLEX10系列器件完成了一个DDS系统的设计。

    标签: FPGA 数字频率合成器

    上传时间: 2013-08-06

    上传用户:wangzhen1990

  • 用FPGA实现的8点32 位FFT 处理器方案

    :文章针对目前数字信号处理中大量采用的快速傅立叶变换[FFT] 算法采用软件编程来处理的应用现状,在对FFT 算法进行\\\\\\\\r\\\\\\\\n分析的基础上,给出了用FPGA[Field Programmable Gate Array] 实现的8 点32 位FFT 处理器方案,并得到了系统的仿真结果。\\\\\\\\r\\\\\\\\n最后在Altera 公司FLEX10K系列FPGA 芯片上成功地实现了综合。

    标签: FPGA FFT 处理器 方案

    上传时间: 2013-08-09

    上传用户:yangzhiwei

  • FPGA开发板的原理图很详细的

    FPGA开发板的原理图很详细的,主要是ALTERA公司的CYCLONE,用protel画的,

    标签: FPGA 开发板 原理图

    上传时间: 2013-08-10

    上传用户:atdawn

  • FPGA开发板

    FPGA开发板,提供ALTERA公司多款FPGA的开发板。

    标签: FPGA 开发板

    上传时间: 2013-08-12

    上传用户:chenhr

  • 高级FPGA教学实验指导书-逻辑设计部分

    高级FPGA教学实验指导书-逻辑设计部分.pdf QuatusII5.0 是Altera 公司的最新产品。MaxplusII 是一套非常成功的PLD 开发软件,虽然QuartusII 已经推出了4 年,并且Altera 宣布不再对MaxplusII 进行升级,但至今仍有非常多的工程师在使用MaxplusII。 Altera 在QuartusII 中允许将软件界面设置为MaxplusII 风格,以吸引MaxplusII 的用户转向QuartusII。

    标签: FPGA 教学实验 指导书

    上传时间: 2013-08-17

    上传用户:life840315

  • 16QAM接收机解调芯片的FPGA实现

    描述了一个用于微波传输设备的16QAM接收机解调芯片的FPGA实现,芯片集成了定时恢复、载波恢复和自适应盲判决反馈均衡器(DFE),采用恒模算法(CMA)作为均衡算法。芯片支持高达25M波特的符号速率,在一片EP1C12Q240C8(ALTERA)上实现,即将用于量产的微波传输设备中。\\r\\n

    标签: FPGA QAM 16 接收机

    上传时间: 2013-08-22

    上传用户:23333

  • 一种在FPGA上实现的FIR滤波器的资源优化算法

    在数字滤波器中,FIR滤波器是一种结构简单且总是稳定的滤波器,同时也只有FIR滤波器拥有线性相位的特性。传统的直接型滤波器运算速度过慢,而改进型的DA结构的滤波器需要过高的芯片面积消耗大量的逻辑资源很难达到运算速度以及逻辑资源节约的整体优化。本文提出了一种基于RAG算法的FIR滤波器,与传统的基于DA算法的滤波器结构的滤波器相比,RAG算法简化了FIR滤波器乘法模块的结构,减少了逻辑资源的消耗和硬件实现面积,提高了计算速度。本文设计的16阶FIR滤波器用VerilogHDL进行描述,并综合到Altera公司的CycloneⅡ系列FPGA中。仿真实验表明基于RAG算法的FIR滤波器达到了逻辑资源的节约和运算速度的提高的整体优化效果。

    标签: FPGA FIR 滤波器 优化算法

    上传时间: 2014-12-28

    上传用户:feilinhan