虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

ADC采集

  • 时分交替ADC系统数字校准算法

    随着现代通信与信号处理技术的不断发展,对于高速高精度AD转换器的需求越来越大。但是,随着集成电路工艺中电路特征线宽的不断减小,在传统单通道ADC框架下同时实现高速、高精度的数模转换愈加困难。此时,时分交替ADC 作为...

    标签: ADC 时分 数字校准

    上传时间: 2013-07-08

    上传用户:mylinden

  • 基于ARM-Linux的新型电能量采集终端

    本文介绍了一种新型的电能量采集终端。以流行的AT91RM9200 为核心,操作系统采用ARM-LINUX2.4.20 系统,多进程设计,各进程模块并发运行,可极大的提高系统效率。相对于其他同类

    标签: ARM-Linux 电能量 采集终端

    上传时间: 2013-04-24

    上传用户:sy_jiadeyi

  • 交流电压采集

    交流信号采集转换电路,对交流信号AD之前转换为0-5V标准信号进行采集

    标签: 交流电压 采集

    上传时间: 2013-04-24

    上传用户:我干你啊

  • 89c52sht10温湿度采集

    基于AT89c52做的sht10温湿度采集系统,可以做为学习参考之用,里面有proteus仿真模型^_^

    标签: 89c c52 sht 89

    上传时间: 2013-07-25

    上传用户:水瓶kmoon5

  • 基于DSPFPGA的捷联惯性导航系统设计

    在惯性导航系统中,捷联式惯性导航系统以其体积小、成本低和可靠性高等优点正逐步取代平台式惯性导航系统,成为惯性导航系统的发展趋势。    为了适应捷联惯性导航系统小型化、低成本和高性能的发展方向,本文设计了DSP与FPGA相结合的系统方案:系统采用MEMS器件和高性能A/D转换器构成惯性信号检测单元,FPGA进行I/O控制,DSP完成导航计算。方案综合考虑了系统成本、计算速度、精度、体积等各方面的因素,并通过GPS、磁航向计等信息融合进一步提高导航精度。    数据采集是捷联惯导系统设计的关键,本文数据采集由信号调理、A/D转换和。FPGA等几部分组成。其中,FPGA是整个数据采集部分的核心,其主要功能包括:实现了ADC控制逻辑和时序生成;配置了FIFO寄存器,缓冲了ADC与DSP之间的转换数据;扩展了UART串口,以实现系统的外部信息接口。在完成电路设计的基础上,对各功能模块进行了全面的半实物仿真,验证了系统方案及各主要功能模块的可行性。    论文简述了惯性导航系统的应用背景及发展状况,介绍了捷联惯导系统的基本原理,设计了基于DSP/FPGA的捷联惯导系统方案,实现了系统各部分硬件电路以及FPGA功能模块,并通过搭建硬件验证平台和利用第三方仿真软件,对传感器的性能以及FPGA各功能模块进行了较全面的验证和仿真。结果表明:基于DSP/FPGA的捷联惯导系统能够满足应用的要求,并在小型化、低成本和高性能等方面有一定的优势。

    标签: DSPFPGA 捷联 惯性导航 系统设计

    上传时间: 2013-04-24

    上传用户:1966640071

  • 基于FPGA的ADC并行测试方法研究

    高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。    本研究通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成了音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。

    标签: FPGA ADC 并行测试 方法研究

    上传时间: 2013-06-07

    上传用户:gps6888

  • 基于DSP的在线式UPS智能监测系统

    ·摘要:  基于DSP的在线式UPS智能监测系统,采用TMS320LF2407A实现.其ADC模块采集UPS现场电压、电流、负载等信息.EV捕获单元捕获市电,逆变器的频率.SCI负责PC机与UPS现场的数据通讯,传送UPS运行情况及参数.带触摸屏的NS320240A实现UPS现场实时监测.并用EEPROM保存记录,由蜂鸣器对异常报警.  

    标签: DSP UPS 智能监测

    上传时间: 2013-07-01

    上传用户:VRMMO

  • 基于DSP和LabVIEW的多通道数据采集系统的设计

    ·基于DSP和LabVIEW的多通道数据采集系统的设计

    标签: LabVIEW DSP 多通道 数据采集系统

    上传时间: 2013-08-06

    上传用户:lifevast

  • 基于H.264的嵌入式实时视频采集与传输系统的设计与实现

    ·基于H.264的嵌入式实时视频采集与传输系统的设计与实现

    标签: 264 嵌入式 实时视频 传输系统

    上传时间: 2013-07-09

    上传用户:zjt20011220

  • 期刊论文:基于声卡的LabVIEW数据采集与分析系统设计

    ·论文摘要:利用声卡DSP技术和LabVIEW多线程技术,提出了一种基于声卡的数据采集与分析的廉价设计方案,具有实现简单、界面友好、性能稳定可靠等优点。在LabVIEW环境中实现了音频信号的采集分析及数据存盘重载。PC上配置多块声卡即可构成实时、高信噪比的多通道数据采集系统。可以推广到语音识别、环境噪声监测和实验室测量等多种领域,应用前景广阔。

    标签: LabVIEW 论文 声卡

    上传时间: 2013-06-18

    上传用户:changeboy