虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

A-gps

  • A-D、D-A转换器接口技术与实用线路-374页-15.5M.pdf

    专辑类-实用电子技术专辑-385册-3.609G A-D、D-A转换器接口技术与实用线路-374页-15.5M.pdf

    标签: 15.5 A-D 374 D-A

    上传时间: 2013-06-08

    上传用户:mh_zhaohy

  • 集成A\D和D\A转换器应用技术-569页-9.7M.pdf

    专辑类-实用电子技术专辑-385册-3.609G 集成A\D和D\A转换器应用技术-569页-9.7M.pdf

    标签: 569 9.7 集成

    上传时间: 2013-05-23

    上传用户:kaka

  • A-D和D-A转换器应用手册-744页-27.4M.pdf

    专辑类-实用电子技术专辑-385册-3.609G A-D和D-A转换器应用手册-744页-27.4M.pdf

    标签: 27.4 A-D 744 D-A

    上传时间: 2013-04-24

    上传用户:kbnswdifs

  • 21世纪大学新型参考教材系列-集成电路A-荒井-159页-3.4M.pdf

    专辑类-电子基础类专辑-153册-2.20G 21世纪大学新型参考教材系列-集成电路A-荒井-159页-3.4M.pdf

    标签: 159 3.4 大学

    上传时间: 2013-05-20

    上传用户:jennyzai

  • 第八章-数字电路技术-A-D-D-A.pdf

    专辑类-电子基础类专辑-153册-2.20G 第八章-数字电路技术-A-D-D-A.pdf

    标签: A-D-D-A 数字 电路技术

    上传时间: 2013-06-30

    上传用户:fujun35303

  • GPS应用程序设计-342页-5.4M.pdf

    专辑类-数字处理及显示技术专辑-106册-9138M GPS应用程序设计-342页-5.4M.pdf

    标签: GPS 342 5.4

    上传时间: 2013-04-24

    上传用户:天天天天

  • 单片机与数-模(D-A)转换器的接口-3页-0.2M.pdf

    专辑类-单片机专辑-258册-4.20G 单片机与数-模(D-A)转换器的接口-3页-0.2M.pdf

    标签: D-A 0.2 单片机

    上传时间: 2013-04-24

    上传用户:songnanhua

  • ICETEK-F2812-A评估板所附带的源程序.rar

    ICETEK-F2812-A评估板所附带的源程序

    标签: ICETEK-F 2812 评估板

    上传时间: 2013-06-25

    上传用户:ccsp11

  • 基于FPGA利用FFT算法实现GPSCA码捕获的研究.rar

    随着中国二代导航系统的建设,卫星导航的应用将普及到各个行业,具有自主知识产权的卫星导航接收机的研究与设计是该领域的一个研究热点。在接收机的设计中,对于成熟技术将利用ASIC芯片进行批量生产,该芯片是专用芯片,一旦制造成型不能改变。但是对于正在研究的接收机技术,特别是在需要利用接收机平台进行提高接收机性能研究时,利用FPGA通用可编程门阵列芯片是非常方便的。在FPGA上的研究成果,一旦成熟可以很方便的移植到ASIC芯片,进行批量生产。本课题就是基于FPGA研究GPS并行捕获技术的硬件电路,着重进行了其中一个捕获通道的设计和实现。 GPS信号捕获时间是影响GPS接收机性能的一个关键因素,尤其是在高动态和实时性要求高的应用中或者对弱GPS信号的捕获方面。因此,本文在滑动相关法基础上引出了基于FFT的并行快速捕获方法,采用自顶向下的方法对系统进行总体功能划分和结构设计,并采用自底向上的方法对系统进行功能实现和验证。 本课题以Xilinx公司的Spartan3E开发板为硬件开发平台,以ISE9.2i为软件开发平台,采用Verilog HDL编程实现该系统。并利用Nemerix公司的GPS射频芯片NJ1006A设计制作了GPS中频信号产生平台。该平台可实时地输出采样频率为16.367MHz的GPS数字中频信号。 本课题主要是基于采样率变换和FFT实现对GPS C/A码的捕获。该算法利用平均采样的方法,将信号的采样率降低到1.024 MHz,在低采样率下利用成熟的1024点FFT IP核对C/A码进行粗捕,给出GPS信号的码相位(精度大约为1/4码片)和载波的多普勒频率,符合GPS后续跟踪的要求。 同时,由于FFT算法是以资源换取时间的方法来提高GPS捕获速度的,所以在设计时,合理地采用FPGA设计思想与技巧优化系统。基于实用性的要求,详细的给出了基于FFT的GPS并行捕获各个模块的实现原理、实现结构以及仿真结果。并达到降低系统硬件资源,能够快速、高效地实现对GPS C/A码捕获的要求。 本研究是导航研究所承担的国家863课题“利用多径信号提高GNSS接收机性能的新技术研究”中关于接收机信号捕获算法的一部分,对接收机的设计具有一定的参考价值。

    标签: GPSCA FPGA FFT

    上传时间: 2013-07-22

    上传用户:user08x

  • 基于FPGA的GPS接收机基带处理器的研究与设计.rar

    互联网、移动通信、星基导航是21世纪信息社会的三大支柱产业,而GPS系统的技术水平和发展历程代表着全世界卫星导航系统的发展状况。目前,我国已经成为GPS的使用大国,卫星导航产业链也已基本形成。然而,我们对GPS核心技术(即如何捕获卫星信号并保持对信号的跟踪)的研究还不够深入,我国GPS产品的核心部分多数还是靠进口。因此,对GPS核心技术的研究是非常紧迫的。 本文首先介绍了GPS的定位原理,之后阐述了GPS接收机的基本原理一直接扩频通信和GPS信号的结构与特性。从这些方面出发研究接收机基带处理器的捕获与跟踪设计方案。 设计过程中,先详细分析了滑动相关的捕获算法和基于FFT的快速捕获算法,并利用matlab进行了验证。由于前者灵活性好且可捕获到高精度的码相位和载波频率,适合于本文的硬件接收机,所以本文确定了滑动相关的捕获方案。 接着分析了跟踪环路的特点,跟踪模块采用码跟踪环和载波跟踪环耦合的方法实现。由于GPS系统通常工作在非常低的信噪比环境中,而非相干环在低信噪比下环路跟踪性能较好,所以码跟踪环采用非相干(DDLL)环实现。这种跟踪环路采用的鉴相器是能量鉴相器,对数据的调制和载波相位都不敏感,鉴相器不会产生不确定量。由于输入信号存在180°相位翻转,而COSTAS锁相环允许数据调制,对I支路和Q支路信号的180°相位翻转不敏感,所以载波跟踪环采用COSTAS锁相环实现。上述算法在matlab环境下得到了验证。 基带处理器电路的主要模块在Quartus II8.0开发平台上利用VHDL硬件描述语言实现。然后利用EDA仿真工具ModelSim-Altera6.1g进行了逻辑仿真。本设计满足系统功能和性能的要求,可以直接用于实时GPS接收机系统的设计中,为自主设计GPS接收机奠定了基础。 最后,由于在弱电磁环境下,捕获失锁后32PPS信号会丢失。所以设计了一个能授时和守时的算法去得到与GPS时同步的精确授时秒信号。并且实现了这个算法。

    标签: FPGA GPS 接收机

    上传时间: 2013-04-24

    上传用户:zuozuo1215