虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

11.20

  • WP362-利用设计保存功能实现可重复的结果

        FPGA 设计不再像过去一样只是作为“胶连逻辑 (Gluelogic)”了,由于其复杂度逐年增加,通常还会集成极富挑战性的 IP 核,如 PCI Express® 核等。新型设计中的复杂模块即便不作任何改变也会在满足 QoR(qualityof-result) 要求方面遇到一些困难。保留这些模块的时序非常耗时,既让人感到头疼,往往还徒劳无功。设计保存流程可以帮助客户解决这一难题,既可以让他们满足设计中关键模块的时序要求,又能在今后重用实现的结果,从而显著减少时序收敛过程中的运行次数。

    标签: 362 WP 重复

    上传时间: 2013-11-20

    上传用户:invtnewer

  • Xilinx FPGA全局时钟资源的使用方法

    目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构,从而使全局时钟到达芯片内部的所有可配置单元(CLB)、I/O单元 (IOB)和选择性块RAM(Block Select RAM)的时延和抖动都为最小。为了适应复杂设计的需要,Xilinx的FPGA中集成的专用时钟资源与数字延迟锁相环(DLL)的数目不断增加,最新的 Virtex II器件最多可以提供16个全局时钟输入端口和8个数字时钟管理模块(DCM)。与全局时钟资源相关的原语常用的与全局时钟资源相关的Xilinx器件原语包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如图1所示。  

    标签: Xilinx FPGA 全局时钟资源

    上传时间: 2013-11-20

    上传用户:563686540

  • ADS_FSL_LIBRARY

    ADS_FSL_LIBRARY

    标签: ADS_FSL_LIBRARY

    上传时间: 2013-11-20

    上传用户:hfnishi

  • 电网电压高精度同步采样方法研究_李晓龙

    电网电压采样方面的一片论文,有一定的参考价值

    标签: 电网电压 同步采样 方法研究 高精度

    上传时间: 2013-11-20

    上传用户:wyc199288

  • AC800F控制器安装手册

    变频器

    标签: 800F 800 AC 控制器

    上传时间: 2013-11-20

    上传用户:semi1981

  • VOX05MP01_0无线供电模块

    无线供电模块

    标签: VOX 05 01 MP

    上传时间: 2013-11-20

    上传用户:ddddddd

  • 阳程回流线PLC+人机+流程说明

    pcb

    标签: PLC 回流线 流程

    上传时间: 2013-11-20

    上传用户:yare

  • 直流电动机工作原理

    直流电机工作原理,很详细

    标签: 直流电动机 工作原理

    上传时间: 2013-11-20

    上传用户:a155166

  • 中等专业学校教学用书-煤矿电工学

    适合煤矿的朋友观赏

    标签: 电工学

    上传时间: 2013-11-13

    上传用户:ywcftc277

  • 脉冲当量或电子齿轮的调整方法

    脉冲当量或电子齿轮的调整方法

    标签: 脉冲 电子齿轮 调整方法

    上传时间: 2013-11-20

    上传用户:Divine