高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。 本研究通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成了音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。
上传时间: 2013-06-07
上传用户:gps6888
·基于单个摄像机的双目立体视觉测距技术研究
上传时间: 2013-06-30
上传用户:zl123!@#
通过结合SE4100L芯片和STA205l芯片的硬件特点,分析和介绍了前端GPS接收机的核心硬件组成和软件设计流程
上传时间: 2013-06-23
上传用户:JESS
MSComm控件通过串行端口传输和接收数据,为应用程序提供串行通讯功能
上传时间: 2013-06-04
上传用户:qazwsxedc
·详细说明:《VEGA程序设计》是一本VEGA编程的经典教材,初学者不能错过
上传时间: 2013-07-31
上传用户:zhf1234
·详细说明:已经验证过的ITU G.729B源码 1.使用定点运算, 纯c实现 2.已经附带了VC6的项目文件(原始的ITU源码只有makefile,没有VC项目文件), 方便初学者入门使用 3.用于测试G.729编码和解码 4.主要应用于VoIP项目 文件列表: ITU-T G.729 Source code ...................
上传时间: 2013-08-01
上传用户:matlab
各种USB驱动,USBASP下载在也不愁驱动无法使用啦
上传时间: 2013-07-22
上传用户:youmo81
ARM处理器是一种低功耗高性能的32位RISC (精简指令系统)处理器。本章将其从结构入手进行分析,基于目前流行的ARM920T核详细描述其硬件结构和编程。
上传时间: 2013-06-10
上传用户:爱顺不顺
用鼠标可是放大和缩小功能,在绘制pcb板时,可以快速找到目标
上传时间: 2013-05-19
上传用户:dtvboyy
·《无线电制作DIY手册》高清晰PDF
上传时间: 2013-05-28
上传用户:shizhanincc