一种关于高速时钟提取的文章,讲述了锁相环提取时钟的优缺点。
标签: 时钟
上传时间: 2013-12-21
上传用户:woshiayin
我做的用lpc2119实现的变电站隔刀动作电流波形采样计算数据上传程序
上传时间: 2016-05-17
上传用户:杜莹12345
这是一个自行车控制的电流环和电压环的程序,可以在电动自行车上直接使用
上传时间: 2014-12-02
上传用户:daguda
交流采样电路.电网基本电参数的计算.三相电压电流功率功率因数.
上传时间: 2014-07-08
上传用户:ryb
SEG Y 数据交换格式SEG Y rev 0 自1975 年推 出以来在地球物理界得到了广泛的应用$并引发了 一系列的革新# 随着三维数据采集技术以及高速 度% 大容量记录媒体的应用$SEG Y rev 0 已经不能 满足现阶段数据采集% 处理及存储的需求$ 因此$ SEG 技术标准委员会! the SEG Technical Standards Committee " 推出了新的格式标准&&&SEGYrev 1.0#
上传时间: 2014-02-05
上传用户:zsjzc
这是关于高速电路系统设计的一本书,也是英文版的,中文版的都没有,希望对兄弟姐妹们有用哦。
上传时间: 2016-05-20
上传用户:a673761058
高速采样保持放大器AD781,最适合刚刚的初学者
上传时间: 2014-01-19
上传用户:sjyy1001
摘要:分析了影响同步电动机矢m:控制电流控制环动态特性的主要因索.指出同步电动机反电动势是 其中最重要的{一扰因索针对通常采用的F I(比例一积分)电流调 y器因下作频带的限制无法在较高转速时 抑制反电动势的影响.提出了前馈补偿和变电流环增益的设计方法.少}应用于基于数-f_信写处理器的矢m:控 制系统给出了系统结构及软硬件设计方案实验结果表明.该系统硬件简的一控制精l夏高.动态}h I能良好(.caj)
上传时间: 2016-05-22
上传用户:奇奇奔奔
《ALTERA FPGA/CPLD高级篇》高速DDR存储器数据接口设计实例
上传时间: 2014-01-08
上传用户:zmy123
《ALTERA FPGACPLD高级篇》高速串行差分接口(HSDI)设计实例
上传时间: 2014-12-08
上传用户:xjz632