虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

高速宽带

  • 高速PCB的过孔设计

    在高速PCB设计中,过孔设计是一个重要因素,它由孔、孔周围的焊盘区和POWER层隔离区组成,通常分为盲孔、埋孔和通孔三类。在PCB设计过程中通过对过孔的寄生电容和寄生电感分析,总结出高速PCB

    标签: PCB 过孔

    上传时间: 2013-06-17

    上传用户:xfbs821

  • 印刷线路板制作技术大全-高速PCB设计指南

    印刷线路板制作技术大全-高速PCB设计指南:改进电路设计规程提高可测试性随着微型化程度不断提高,元件和布线技术也取得巨大发展,例如BGA外壳封装的高集成度的微型IC,以及导体之间的绝缘

    标签: PCB 印刷线路板制 技术大全 设计指南

    上传时间: 2013-06-26

    上传用户:waitingfy

  • 基于ARMCPLD的高速运动控制器的开发和应用

    目前运动控制主要有两种实现方式,一是使用PLC加运动控制模块来实现:二是使用PC加运动控制卡来实现。两者各有优缺点,但两者有以下共同的缺点:一是由于它们儿乎都是采用通用微控制器(MCU和DSP)来实现电机控制,由于受CPU速度的限制,以及CPU的多个进程同时处理,故无法在控制精度和控制速度比较高的场合中应用。二是它们的设计只是把运动控制部件当作系统的一个部分,如果要完成一个机械设备的完整控制,还需要辅助有其他的数字量/模拟量控制设备。这样在提高了系统成本的同时,也降低了系统的可靠性。 论文设计了一种基于ARM+CPLD的高速运动控制器,该控制器采用高速的CPLD处理器来完成电机的闭环控制,辅助以NXP的32位ARM7TDMI处理器LPC231X来实现复杂的运动规划,使得运动控制精度更高、速度更快、运动更加平稳;同时为系统扩展了常规运动控制卡不具备的通用I/O接口,除开4轴运动控制所需要的8点高速脉冲输入和8点高速脉冲输出外,系统具有24点数字量输入(可选共阴或共阳),25点继电器输出,仅一台这样的专用设备就可以完成4轴运动控制和设备上其它开关量控制。 系统采用可移植的软、硬件设计。硬件上以运动控制部件为核心,可以方便的在ARM处理器预留的资源上扩展出数字输入,数字输出,AD输入,DA输出等常用功能模块。系统软件构架如下:在最上层,系统采用μC/OS-Ⅱ操作系统来完成系统任务调度;在底层,将底层设备的操作打包编写成底层驱动的形式,可直接供用户程序调用;在中间层,可根据不同的用户要求编写用户程序,再将其传递给μC/OS-Ⅱ来调度该用户程序。 将该运动控制器应用于工业应用中的套标机,在对套标机进行运动分解之后,结合套标机的电气特性,很好的实现了运动控制器在套标机上的二次开发,满足了套标机在现场中的应用。

    标签: ARMCPLD 运动控制器

    上传时间: 2013-04-24

    上传用户:牛津鞋

  • 基于ARM的高速绣花机控制器的研究与开发

    随着我国加入WTO,我国逐渐成为世界缝制设备生产和销售中心。在缝制设备行业占据极其重要地位的绣花机行业也因此而得到迅速发展,我国绣花机产量已占据全球绣花机产量的70%。但是,我国的绣花机行业在发展的过程中仍存在和面临着很多问题。一方面是产品结构和产品质量,我国的绣花机主要以中低档为主,在噪声、刺绣质量、效率、产品寿命以及维护性等方面与国外先进机型存在较大差距;另一方面是技术实力和创新能力,作为绣花机全部技术核心的控制器,国内能开发的公司屈指可数,缺乏有效的竞争,且技术实力和创新能力无法与国际企业相抗衡。 针对上述情况,本文分析了绣花机的工作原理和当前主流绣花机的控制方式及特点,在研究室已完成的中低速平绣型工业绣花机课题的基础上,设计了一种基于硬实时嵌入式操作系统WinCE5.0,以32位RISC架构ARM9处理器S3C2440A为主控芯片,以MAXII系列CPLDEPM1270为接口芯片的高速绣花机控制器。整个绣花机以高速,高质量为目标,以伺服电机作为主轴驱动,步进电机作为X/Y轴驱动,带USB接口和Ethernet接口,预留特种绣接口,带高分辨率彩色触摸屏,功能丰富,操作方便。 本文分7章,第一章阐述了课题背景,绣花机发展现状和关键技术;第二章从原理出发完成了需求分析,硬件和操作系统选型和项目规划;第三章完成了总体硬件系统设计并重点介绍了驱动系统,CPLD单元,主控制板的设计和各种资源的分配;第四章在分析WinCE及其项目开发流程和环境构建的基础上,完成了软件的总体框架设计并介绍了相关设计要点。第五章主要是驱动程序和运动控制模块并以步进电机驱动的开发为例介绍了流驱动的开发过程和相关的技术要点。第六章设计了一种自主的内部花样格式并完成了相应的测试。最后一章是对本课题的总结和展望。 本文不仅从项目研究与开发和软件工程的高度详细探讨了基丁ARM和WinCE5.0的绣花机控制器的整个开发过程,也具体的从硬件设计,资源配置,软件编写,驱动开发,运动控制和花样处理等多个方面进行了深入的分析和研究。本课题的工作对于高速高档绣花机的开发具有很好的参考价值和实践意义,对于提升国内绣花机行业在高端市场与国外企业的竞争力,提升民族品牌价值,改变国内绣花机控制器被少数公司所垄断,增加良性有效竞争有积极影响。

    标签: ARM 绣花机 控制器

    上传时间: 2013-06-29

    上传用户:qazwsxedc

  • 高速电路板设计(世界级水准)

    想成为PCB高速设计高手,请看世界级的PCB设计水准。

    标签: 高速电路板

    上传时间: 2013-04-24

    上传用户:英雄

  • ADI---高速运放PCB布线实践指南

    虽然印制电路板(PCB)布线在高速电路中具有关键的作用,但它往往是电路设计过程的最后几个步骤之一。高速 PCB 布线有很多方面的问题,关于这个题目已有人撰写了大量的文献。本文主要从实践的角度来探讨高速电路的布线问题。主要目的在于帮助新用户当设计高速电路 PCB 布线时对需要考虑的多种不同问题引起注意。另一个目的是为已经有一段时间没接触PCB 布线的客户提供一种复习资料。由于版面有限,本文不可能详细地论述所有的问题,但是我们将讨论对提高电路性能、缩短设计时间、节省修改时间具有最大成效的关键部分。

    标签: ADI PCB 高速运放 布线

    上传时间: 2013-04-24

    上传用户:DanXu

  • 高速数字电路设计教材华为黑魔手册翻译

    高速数字电路设计教材 华为黑魔手册翻译

    标签: 高速数字电路 设计教材 华为

    上传时间: 2013-07-20

    上传用户:ZHWKLIU

  • FPGA用于160Gbs高速光纤通信系统中PMD补偿的研究

    偏振模色散(PMD)是限制光通信系统向高速率和大容量扩展的主要障碍,尤其是160Gb/s光传输系统中,由PMD引起的脉冲畸变现象更加严重。为了克服PMD带来的危害,国内外已经开始了对PMD补偿的研究。但是目前的补偿系统复杂、成本高且补偿效果不理想,因此采用前向纠错(FEC)和偏振扰偏器配合抑制PMD的方法,可以实现低成本的PMD补偿。 在实验中将扰偏器连入光时分复用系统,通过观察其工作前后的脉冲波形,发现扰偏器的应用改善了系统的性能。随着系统速率的提高,对扰偏器速率的要求也随之提高,目前市场上扰偏器的速率无法满足160Gb/s光传输系统要求。通过对偏振扰偏器原理的分析,决定采用高速控制电路驱动偏振控制器的方法来实现高速扰偏器的设计。扰偏器采用铌酸锂偏振控制器,其响应时间小于100ns,是目前偏振控制器能够达到的最高速率,但是将其用于160Gb/s高速光通信系统扰偏时,这个速率仍然偏低,因此,提出采用多段铌酸锂晶体并行扰偏的方法,弥补铌酸锂偏振控制器速率低的问题。通过对几种处理器的分析和比较,选择DSP+FPGA作为控制端,DSP芯片用于产生随机数据,FPGA芯片具有丰富的I/O引脚,工作频率高,可以实现大量数据的快速并行输出。这样的方案可以充分发挥DSP和FPGA各自的优势。另外对数模转换芯片也要求响应速度快,本论文以FPGA为核心,完成了FPGA与其它芯片的接口电路设计。在QuartusⅡ集成环境中进行FPGA的开发,使用VHDL语言和原理图输入法进行电路设计。 本文设计的偏振扰偏器在高速控制电路的驱动下,可以实现大量的数据处理,采用多段铌酸锂晶体并行工作的方法,可以提高偏振扰偏器的速率。利用本方案制作的扰偏器具有高扰偏速率,适合应用于160Gb/s光通信系统中进行PMD补偿。

    标签: FPGA 160 Gbs PMD

    上传时间: 2013-04-24

    上传用户:suxuan110425

  • 基于FPGA的多路E1反向复用传输芯片的设计与实现

    随着电信数据传输对速率和带宽的要求变得越来越迫切,原有建成的网络是基于话音传输业务的网络,已不能适应当前的需求.而建设新的宽带网络需要相当大的投资且建设工期长,无法满足特定客户对高速数据传输的近期需求.反向复用技术是把一个单一的高速数据流在发送端拆散并放在两个或者多个低速数据链路上进行传输,在接收端再还原为高速数据流.该文提出一种基于FPGA的多路E1反向复用传输芯片的设计方案,使用四个E1构成高速数据的透明传输通道,支持E1线路间最大相对延迟64ms,通过链路容量调整机制,可以动态添加或删除某条E1链路,实现灵活、高效的利用现有网络实现视频、数据等高速数据的传输,能够节省带宽资源,降低成本,满足客户的需求.系统分为发送和接收两部分.发送电路实现四路E1的成帧操作,数据拆分采用线路循环与帧间插相结合的方法,A路插满一帧(30时隙)后,转入B路E1间插数据,依此类推,循环间插所有的数据.接收电路进行HDB3解码,帧同步定位(子帧同步和复帧同步),线路延迟判断,FIFO和SDRAM实现多路数据的对齐,最后按照约定的高速数据流的帧格式输出数据.整个数字电路采用Verilog硬件描述语言设计,通过前仿真和后仿真的验证.以30万门的FPGA器件作为硬件实现,经过综合和布线,特别是写约束和增量布线手动调整电路的布局,降低关键路径延时,最终满足设计要求.

    标签: FPGA 多路 传输 片的设计

    上传时间: 2013-07-16

    上传用户:asdkin

  • 基于FPGA的高速图像处理系统的研究

    现代自动化生产技术迅猛发展,对保证其产品质量的检测技术也提出了更高的要求,许多传统的检测手段已不能满足现代化大生产的需求.而在计算机视觉理论基础上发展起来的视觉检测技术以其高精度、非接触、自动化程度高等优点满足了现代生产过程在线检测的要求,逐渐由实验室走向工业现场,得到了日益广泛的应用.随着现代生产节拍的不断加快,以及检测节点的增多,处理数据量的增大,对视觉检测系统的测量速度提出了更高的要求,而在现有的检测系统中,实现100%实时在线检测的关键问题是提高视觉图像的处理速度,从而提高整个视觉检测系统的处理速度.因此该文提出基于FPGA的高速图像处理系统的设计方案,得到了国家"十五"攻关项目"光学数码柔性通用坐标测量机"的资助.该文针对以下三个方面进行研究并取得一定的成果:(一)高速图像处理硬件解决方案的研究通过分析现有的几种实现高速图像处理的方法的优缺点,提出了基于现场可编程逻辑器件FPGA(Field Programmable Gate Array)技术的高速图像处理系统的方案,并构建了其硬件平台.(二)基于USB总线的通讯采用USB专用接口芯片,实现高速图像处理系统与PC机的通讯验证硬件设计的正确性.(三)基于FPGA的图像处理的研究分析图像处理的特点及其基本的方法,初步研究了基于FPGA的图像低层次处理的硬件化方法的实现.

    标签: FPGA 高速图像处理

    上传时间: 2013-04-24

    上传用户:tb_6877751