虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

高性能计算

高性能计算(Highperformancecomputing,缩写HPC)指通常使用很多处理器(作为单个机器的一部分)或者某一集群中组织的几台计算机(作为单个计算资源操作)的计算系统和环境。有许多类型的HPC系统,其范围从标准计算机的大型集群,到高度专用的硬件。大多数基于集群的HPC系统使用高性能网络互连,比如那些来自InfiniBand或Myrinet的网络互连。基本的网络拓扑和组织可以使用一个简单的总线拓扑,在性能很高的环境中,网状网络系统在主机之间提供较短的潜伏期,所以可改善总体网络性能和传输速率。
  • 太阳能光伏并网发电系统的分析与研究.rar

    随着全球能源危机和环境污染问题的日益严重,开发利用清洁的可再生能源势在必行。太阳能是当前世界上最清洁、最现实、大规模开发利用最有前景的可再生能源之一。其中太阳能光伏利用受到世界各国的普遍关注,而太阳能光伏并网发电是太阳能光伏利用的主要发展趋势,必将得到快速的发展。此外,高性能的数字信号处理芯片(DSP)的出现,使得一些先进的控制策略应用于光伏并网逆变器成为可能。本论文就是在此背景下,对太阳能并网发电系统中的核心器件并网逆变器进行了较为深入的研究,具有重要的现实意义。 太阳能光伏并网发电系统的两个核心部分是太阳能电池板的最大功率点跟踪(MPPT)控制和光伏并网逆变控制。 首先,本文对太阳能电池的工作原理及工作特性进行介绍,详细分析太阳能电池工作的等效电路和数学模型。 其次,本文对几种传统的最大功率点跟踪(MPPT)控制算法进行了研究、分析和比较,提出各自优缺点。基于最大功率跟踪过程的快速性和稳定性,设计采用改进的间歇扫描法来实现光伏发电系统中太阳能电池的最大功率输出,以提高系统的性能和最大功率点跟踪速度。 再次,针对既可独立运行又可并网运行的单相光伏逆变器,本文采用有效值外环、瞬时值内环的控制方法,既保证了逆变器输出的静态误差为零,又保证了逆变器良好的输出波形。给出了同时满足独立和并网两种运行模式的输出滤波器结构和元件参数的计算过程,并通过仿真和实验验证了设计的合理性。 随后,详细讨论了并网过程中的软件锁相环技术,对锁相环电路的组成、工作原理进行了研究,实验结果表明此方法可靠有效,能使逆变器输出电流与电网电压完全同相,达到功率因数为1的目的。 最后,采用TI公司的TMS320LF2407A作为主控芯片,研制完成1.5kW实验样机,分别得出了独立运行和并网运行时的实验结果,结果表明,所采用的控制策略和设计的硬件电路能够满足设计要求,系统可安全、稳定运行。

    标签: 太阳能光伏 并网发电

    上传时间: 2013-05-18

    上传用户:uuuuuuu

  • 无刷直流电机的直接转矩控制.rar

    无刷直流电机具有体积小、重量轻、效率高和转动惯量小等优点,另外它还具有和直流电机一样的调速特性,而没有直流电机复杂的机械换相设备,所以被广泛应用于伺服控制、数控机床、机器人等工业领域,现代工业的快速发展对无刷直流电机控制系统的性能提出了更高的要求。因此,研究具有响应速度快、调节能力强、控制精度高的无刷直流电机控制系统具有十分重要的意义。 直接转矩控制是一种高性能的电机控制方法,它已经成熟的应用在感应电机和永磁同步电机上,实现了优良的稳态性能和动态响应特性。本文通过大量的文献资料阅读,对无刷直流电机及其相关技术的发展、现状和趋势有了一个比较全面的理解,在此基础上,详细分析了无刷直流电机的数学模型,并提出了一套相应的直接转矩控制方案,建立了仿真和试验平台,进行了仿真分析和实验研究,获得了有价值的研究成果。 本文的主要研究内容包括: (1)详细分析了无刷直流电机的运行机理和数学模型,在此基础上阐述无刷直流电机直接转矩控制的基本控制机理,包括基于逆变器二二导通模式的空间电压矢量的定义和针对无刷直流电机具有非正弦波反电动势这一特点而推导的转矩计算公式等。 (2)提出了一套无刷直流电机直接转矩控制的具体实施方案,并根据这套方案建立了基于Simulink(Matlab)的无刷直流电机直接转矩控制的仿真模型,对所提出的控制方案进行了仿真分析。仿真结果验证了该方案在理论上的可行性。 (3)在理论研究的基础之上,设计研制了一套基于DSP+IPM的无刷直流电机直接转矩控制实验系统,编写了控制程序软件,进行了无刷直流电机直接转矩控制的实验。实验结果达到了预期的要求,证实了直接转矩控制在改善无刷直流电机动态调速性能上的优势。 本论文开展了继异步电机和永磁同步电机之后对无刷直流电机实现直接转矩控制的探索性研究工作。通过理论分析、计算机仿真和实验得出了一些有意义的经验和结论,为课题的进一步深入开展奠定了基础。

    标签: 无刷直流电机 直接转矩控制

    上传时间: 2013-07-11

    上传用户:再见大盘鸡

  • EC电磁学计算.rar

    EC电磁学计算 电流 温度 线宽 过孔 承受电流

    标签: 电磁学 计算

    上传时间: 2013-04-24

    上传用户:清风徐来吧

  • 基于DSP的三电平SVPWM逆变器的研究.rar

    近年来在运动控制领域三电平中压变频器的开发研究得到了广泛关注,三电平逆变器使得电压型逆变器的大容量化、高性能化成为可能,研究和开发三电平逆变器,无论在技术上还是在实际应用上都有十分重要的意义。 本文首先论述了三电平逆变器的原理,详细分析了一种控制策略—空间电压矢量法,给出PWM波的计算公式和开关动作次序,并仿真出波形。 其次阐述了三电平逆变器的主电路构成、功率器件MOSFET的驱动技术和基于DSP2407A控制系统硬件电路设计,并据此设计出了一套小容量三电平逆交器实验装置。 最后介绍了三电平空间电压矢量控制算法的实现和软件设计,给出了实验装置的运行结果,并分析了设计中存在的问题。

    标签: SVPWM DSP 三电平

    上传时间: 2013-04-24

    上传用户:tfyt

  • 基于USB和FPGA技术的高性能数据采集模块的设计与实现.rar

    本文提出了一种基于USB和FPGA的高性能数据采集模块USB12016(USB总线,A/D垂直分辨率为12位,存储容量为16兆)的软硬件设计与实现方法。该数据采集卡包括模拟输入、A/D转换、数据缓存、FPGA控制电路和USB总线接口等,在一张卡上实现了8通道模拟信号调理、采集、处理,并可实现多卡同步触发采集,具有高精度,低噪声,低失真和测试信号范围宽的特点。USB12016配有系统驱动控制程序软件,在Windows9X/2000版本的操作平台下运行,控制面板完全是虚拟仪器软面板,图形化界面十分友好。USB12016是USB接口技术、FPGA技术和嵌入式技术融为一体的结晶,已成功应用于军事测控领域。

    标签: FPGA USB 性能

    上传时间: 2013-06-12

    上传用户:CETM008

  • 数字逻辑电路的ASIC设计.pdf.rar

    书名:数字逻辑电路的ASIC设计/实用电子电路设计丛书 作者:(日)小林芳直 著,蒋民 译,赵宝瑛 校 出版社:科学出版社 原价:30.00 出版日期:2004-9-1 ISBN:9787030133960 字数:348000 页数:293 印次: 版次:1 纸张:胶版纸 开本: 商品标识:8901735 编辑推荐 -------------------------------------------------------------------------------- 内容提要 -------------------------------------------------------------------------------- 本书是“实用电子电路设计丛书”之一。本书以实现高速高可靠性的数字系统设计为目标,以完全同步式电路为基础,从技术实现的角度介绍ASIC逻辑电路设计技术。内容包括:逻辑门电路、逻辑压缩、组合电路、Johnson计数器、定序器设计及应用等,并介绍了实现最佳设计的各种工程设计方法。 本书可供信息工程、电子工程、微电子技术、计算技术、控制工程等领域的高等院校师生及工程技术人员、研制开发人员学习参考。 目录 -------------------------------------------------------------------------------- 第1章 ASIC=同步式设计=更高可靠性设计方法的实现 1.1 面向高性能系统的设计 1.2 同步电路的不足 1.3 同步电路设计 1.4 ASIC机能设计方法有待思考的地方 第2章 逻辑门电路详解 2.1 逻辑门电路的最基本的知识 2.2 加法电路及其构成方法 2.3 其他输入信号为3位的逻辑单元 2.4 复合逻辑门电路的调整 第3章 逻辑压缩与奎恩·麦克拉斯基法 3.1 除去玻色项的方法 3.2 奎恩·麦克拉斯基法 第4章 组合电路设计 4.1 选择器、解码器、编码器 4.2 比较和运算电路的设计 第5章 计数器电路的设计 5.1 计数器设计的基础 5.2 各种各样的计数器设计 5.3 LFSR(M系列发生器)的设计 第6章 江逊计数器 6.1 设计高可靠性的江逊计数器 6.2 冲刷顺序的组成 第7章 定序器设计 7.1 定序器电路设计的基础知识 7.2 把江逊计数器制作成状态机 7.3 一比特热位状态机与江逊状态机 7.4 跳跃动作的设计 第8章 定序器的高可靠化技术 8.1 高可靠性定序器概述 8.2 关注高可靠性江逊状态机 第9章 定序器的应用设计 9.1 软件处理与硬件处理 9.2 自动扶梯的设计 9.3 信号机的设计 9.4 数码存钱箱的设计 9.5 数字锁相环的设计 第10章 实现最佳设计的方法 10.1 如何杜绝运行错误的产生 10.2 16位乘法器的电路整定 10.3 冒泡分类器(bubble sorter)的电路设定 参考文献

    标签: ASIC 数字逻辑电路

    上传时间: 2013-06-15

    上传用户:龙飞艇

  • 基于FPGA的ADC并行测试方法研究.rar

    高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。 本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。 通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent 33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。 在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。 FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。 关键词:ADC测试;并行;参数评估;FPGA;FFT

    标签: FPGA ADC 并行测试

    上传时间: 2013-07-11

    上传用户:tdyoung

  • 基于FPGA动态重构的故障容错技术.rar

    可重构计算技术兼具通用处理器(General-Purpose Processor,GPP)和专用集成电路(Application Specific Integr—ated Circuits,ASIC)的特点,既可以提供硬件高速的特性,又具有软件可以重新配置的特性。而动态部分可重构技术是可重构计算技术的最新进展之一。该技术的要点就是在系统正常工作的情况下,修改部分模块的功能,而系统其它模块能够照常运行,这样既节约硬件资源,又增强了系统灵活性。 可重构SoC既可以在处理器上进行编程又可以改变FPGA内部的硬件结构,这使得SoC系统既具有处理器善于控制和运算的特点,又具FPGA灵活的重构特点;由于处理器和FPGA硬件是在同一块硅片上,使得它们之间的通信宽带大大提高,这种平台很适合于容错算法的实现。 本文基于863计划项目;动态重构计算机的可信实现关键技术,重点研究应用于恶劣环境中FPGA自我容错的体系结构,提出了一套完整的SoC系统的容错设计方案,并研究其实现技术,设计实现了实现该技术的硬件平台和软件算法,并验证成功。 论文取得了如下的创新性研究成果: 1、设计了实现动态重构技术的硬件平台,包括高性能的FPGA(内含入式处理器PowcrPC)、PROM、SRAM、FLASH、串口通信等硬件模块。 2、说明了动态重构技术的设计规范和设计流程,实现动态重构技术。 3、提出了一种基于动态重构实现容错的方法,不需要外部处理器干预,由嵌入式处理器负责管理整个过程。 4、设计并实现了嵌入式处理器运行时需要的软件,主要有两个功能,首先是从CF卡中读入重构所需的配置文件,并将配置文件写进FPGA内部的配置存储器中,改变FPGA内部的功能。其次,是实现容错技术的算法。

    标签: FPGA 动态 容错技术

    上传时间: 2013-04-24

    上传用户:edrtbme

  • 基于FPGA的PWMD类音频功率放大器的设计.rar

    数字D类音频放大器,也叫数字脉冲调制放大器,具有效率高,低电压,低失真的特点,在低成本,高性能的消费类产品特别是便携式设备中得到越来越广泛的应用。数字D类放大器包括数字脉冲宽度调制(PWM)和输出级(含低通滤波器)两个部分,数字PWM又包括两个部分,采样处理和脉冲产生。传统的采样处理算法运算复杂,硬件实现成本高,面积大,从而导致功耗也大,不适合当今向低功耗发展的趋势。 本文在传统算法的基础上提出了一种新的算法,该算法不包括乘法或者除法这些计算复杂和非常消耗硬件资源的单元,只含加法和减法运算。在推导出该算法的傅立叶表达式后,在MATLAB的simulink中建立系统模型进行仿真以验证算法的可行性,在输入信号频率为1kHZ,采样频率为48kHZ,电源电压为10V,输出负载为4Ω的条件下,得到的总谐波失真为0.12%,符合D类放大器的性能要求。本文还在基于Xilinx公司的Spartan-3系列FPGA的基础上实现了该算法的电路结构,综合结果表明,实现基于本文算法的数字D类音频系统所需要的硬件资源大大减少,从而减少了功耗。 关键词:D类放大器;脉冲宽度调制;采样算法;数字音频放大器;FPGA

    标签: FPGA PWMD 音频功率放大器

    上传时间: 2013-07-19

    上传用户:zhuoying119

  • 反激变压器计算.rar

    反激式变压器的计算,帮助新手顺利设计反激式开关电源的变压器,希望对大家有用

    标签: 反激变压器 计算

    上传时间: 2013-05-31

    上传用户:17826829386