虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

频率计设

  • FPGA实现的直接数字频率合成器

    FPGA实现的直接数字频率合成器,本文基于DDS的基本原理,利用Altera公司的FPGA芯片FLEX10系列器件完成了一个DDS系统的设计。

    标签: FPGA 数字频率合成器

    上传时间: 2013-08-06

    上传用户:wangzhen1990

  • 单片机控制FPGA的程序,包括AD转换,频率输出,测试程序

    单片机控制FPGA的程序,包括AD转换,频率输出,测试程序

    标签: FPGA 单片机控制 AD转换 程序

    上传时间: 2013-08-08

    上传用户:日光微澜

  • 数字频率合成 (DDS) 技术的基本原理

    摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。\r\n关键词:直接数字频率合成;现场可编程门阵列;FPGA;三相正弦信号

    标签: DDS 数字频率合成

    上传时间: 2013-08-14

    上传用户:kernor

  • 分析了MATLAB/Simulink 中DSP Builder 模块库在FPGA 设计中优点

    分析了MATLAB/Simulink 中DSP Builder 模块库在FPGA 设计中优点,\\r\\n然后结合FSK 信号的产生原理,给出了如何利用DSP Builder 模块库建立FSK 信号发生器模\\r\\n型,以及对FSK 信号发生器模型进行算法级仿真和生成VHDL 语言的方法,并在modelsim\\r\\n中对FSK 信号发生器进行RTL 级仿真,最后介绍了在FPGA 芯片中实现FSK 信号发生器的设\\r\\n计方法。

    标签: Simulink Builder MATLAB FPGA

    上传时间: 2013-08-20

    上传用户:herog3

  • FPGA实现频率合成的技术,含软硬件设计

    尽管频率合成技术已经经历了大半个世纪的发展史,但直到今天,人们对\\r\\n它的研究仍然在继续。现在,我们可以开发出输出频率高达IG的DDS系统,\\r\\n武汉理工大学硕士学位论文\\r\\n已能满足绝大多数频率源的要求,集成DDS产品的信噪比也可达到75dB以上,\\r\\n已达到锁相频率合成的一般水平。电子技术的发展己进入数字时代,模拟信号\\r\\n数字化的方法也是目前一个热门研究课题,高速AD、DA器件在通信、广播电\\r\\n视等领域的应用越来越广泛。本次设计完成了软件仿真和硬件实现,对设计原

    标签: FPGA 频率合成 软硬件设计

    上传时间: 2013-08-21

    上传用户:asdkin

  • 基于FPGA的直接数字频率合成器的设计与实现

    基于FPGA的直接数字频率合成器的设计与实现.

    标签: FPGA 数字频率合成器

    上传时间: 2013-08-21

    上传用户:hphh

  • 高频感应加热电源中用传统的模拟锁相环跟踪频率所存在的问题

    针对高频感应加热电源中用传统的模拟锁相环跟踪频率所存在的问题,提出一种非常适合于高频感应加热的\r\n新型的数字锁相环。使用FPGA 内底层嵌入功能单元中的数字锁相环74HCT297 ,并添加少量的数字电路来实现。最后利\r\n用仿真波形验证该设计的合理性和有效性。整个设计负载范围宽、锁相时间短,现已成功应用于100 kHz/ 30 kW 的感应加\r\n热电源中。

    标签: 高频感应 加热电源 模拟锁相环 频率

    上传时间: 2013-08-22

    上传用户:nairui21

  • 针对超声波应用系统易受噪声干扰以及超声波信号的空间衰减现象影响

    针对超声波应用系统易受噪声干扰以及超声波信号的空间衰减现象影响, 从而要求\r\n超声波传感器工作在其最佳特性的特点, 论证了驱动脉冲信号的控制精度对传感器工作特\r\n性的影响, 给出了传感器驱动信号脉冲宽度与传感器频率之间的最佳关系式, 提出了采用复\r\n杂可编程逻辑器件(CPLD) 产生传感器驱动控制信号的方法, 将该方法应用于一超声波流\r\n量计测量系统中, 得到了比传统型单片机控制电路更好的控制精度和控制效果。

    标签: 超声波 应用系统 干扰 信号

    上传时间: 2013-08-23

    上传用户:ippler8

  • 用FPGA实现大型设计时

    用FPGA实现大型设计时,可能需要FPGA具有以多个时钟运行的多重数据通路,这种多时钟FPGA设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟设计和时钟/数据关系。设计过程中最重要的一步是确定要用多少个不同的时钟,以及如何进行布线

    标签: FPGA 大型 计时

    上传时间: 2013-08-23

    上传用户:q986086481

  • 直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS

    直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。

    标签: Fraquency Synthesis Digital Direct

    上传时间: 2013-08-27

    上传用户:wpt