基于MC145159的PLL频率合成器设计与实现 介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片M C 145159的工作特性,给出了集成锁相环芯片M C 145159的一个应用实例,为高频频率合成器的设计提供了一个较好的思路.测试结果证明了设计的合理性与实用性,系统频率稳定度优于10-7.
上传时间: 2014-01-17
上传用户:虫虫虫虫虫虫
xilinx提供的频率发生器的VHDL源码,可以运行在spartan3的学习开发板上。
上传时间: 2015-11-18
上传用户:klin3139
频率计是用单片机89C51和几块数字电路几个三极管
上传时间: 2015-11-20
上传用户:731140412
等精度频率计的verilogHDL的实现,我花了好长时间才写的哦
标签: verilogHDL 等精度频率计
上传时间: 2013-12-20
上传用户:fanboynet
数字I/O实验主要完成的功能: 在此实验中,SEED-DEC5416 首选进行初始化,包括对外设 UART、本身频率的设定及一些状态区的初始化。然后等待 SEED-MMI5402 发送命令;SEED-DEC5416 响应交通灯自动模式、交通灯手动手动模式、交通灯东西通、交通灯南北通、及交通灯的禁行与夜间模式的操作命令。同时还响应,对 SEED-DEC5416 的复位及两个单元之间的通讯故障。
上传时间: 2015-11-21
上传用户:jcljkh
组合频率干扰,用于通信等射频电路中干扰的计算
上传时间: 2015-11-22
上传用户:stvnash
一个基于quartus2的等精度频率计的设计,主要采用的verilogHDL语言
上传时间: 2015-11-22
上传用户:gaome
利用渐进结构优化算法(ESO)实现矩形板的第一阶频率的最大化。用VC实现界面,以Nastran作为频率求解器,用Matlab进行数值运算。
上传时间: 2014-01-19
上传用户:gdgzhym
介绍用直接频率合成技术专用芯片实现任意波形发生器
上传时间: 2013-12-21
上传用户:saharawalker
vc++下实现的不同频率选择的滤波器,包括FFT变换,各种滤波算法, 如果你要编写数字信号处理相关的程序,这是个不错的选择
上传时间: 2014-01-20
上传用户:anng