针对高频感应加热电源中用传统的模拟锁相环跟踪频率所存在的问题,提出一种非常适合于高频感应加热的\r\n新型的数字锁相环。使用FPGA 内底层嵌入功能单元中的数字锁相环74HCT297 ,并添加少量的数字电路来实现。最后利\r\n用仿真波形验证该设计的合理性和有效性。整个设计负载范围宽、锁相时间短,现已成功应用于100 kHz/ 30 kW 的感应加\r\n热电源中。
标签: 高频感应 加热电源 模拟锁相环 频率
上传时间: 2013-08-22
上传用户:nairui21
FPGA异步时钟设计中的同步策略,需要
标签: FPGA 异步时钟 策略
上传时间: 2013-08-23
上传用户:540750247
altera fpga 基于vhdl,实现vga的同步block.
标签: altera block fpga vhdl
上传时间: 2013-08-26
上传用户:hn891122
直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。
标签: Fraquency Synthesis Digital Direct
上传时间: 2013-08-27
上传用户:wpt
基于FPGA的新型数据位同步时钟提取(CDR)实现方法
标签: FPGA CDR 数据 位同步时钟
上传时间: 2013-08-28
上传用户:huyahui
用于频率测量,使用CPLD,单片机可进行测试。
标签: 频率测量
上传用户:shen_dafa
文档中给出了使用VHDL编写的频率的精确测量方法的代码,同时还有cPLD与e2rom等的接口代码
标签: VHDL 编写 精确测量 代码
上传时间: 2013-08-30
上传用户:1318695663
这是篇, 觉得甚是有用,大家共同学学。
标签: FPGA OFDM 宽带数据 同步系统
上传时间: 2013-08-31
上传用户:ming52900
用单片机AT89s52和epm7128设计的频率计
标签: 7128 89s s52 epm
上传时间: 2013-09-01
上传用户:671145514
FPGA同步设计技术,对在FPGA设计中出现的同步问题,毛刺的处理等问题,给出了相应的对策
标签: FPGA 同步设计
上传时间: 2013-09-03
上传用户:lijianyu172