尽管频率合成技术已经经历了大半个世纪的发展史,但直到今天,人们对\\r\\n它的研究仍然在继续。现在,我们可以开发出输出频率高达IG的DDS系统,\\r\\n武汉理工大学硕士学位论文\\r\\n已能满足绝大多数频率源的要求,集成DDS产品的信噪比也可达到75dB以上,\\r\\n已达到锁相频率合成的一般水平。电子技术的发展己进入数字时代,模拟信号\\r\\n数字化的方法也是目前一个热门研究课题,高速AD、DA器件在通信、广播电\\r\\n视等领域的应用越来越广泛。本次设计完成了软件仿真和硬件实现,对设计原
标签: FPGA 频率合成 软硬件设计
上传时间: 2013-08-21
上传用户:asdkin
基于FPGA的直接数字频率合成器的设计与实现.
标签: FPGA 数字频率合成器
上传用户:hphh
针对高频感应加热电源中用传统的模拟锁相环跟踪频率所存在的问题,提出一种非常适合于高频感应加热的\r\n新型的数字锁相环。使用FPGA 内底层嵌入功能单元中的数字锁相环74HCT297 ,并添加少量的数字电路来实现。最后利\r\n用仿真波形验证该设计的合理性和有效性。整个设计负载范围宽、锁相时间短,现已成功应用于100 kHz/ 30 kW 的感应加\r\n热电源中。
标签: 高频感应 加热电源 模拟锁相环 频率
上传时间: 2013-08-22
上传用户:nairui21
直接数字频率合成(Direct Digital Fraquency Synthesis,即DDFS,一般简称DDS)是从相位概念出发直接合成所需要波形的一种新的频率合成技术。
标签: Fraquency Synthesis Digital Direct
上传时间: 2013-08-27
上传用户:wpt
用FPGA实现任意波形发生器的源代码,另外还包括FPGA实现UART,从而与MCU实现串行通信。
标签: FPGA 任意波形发生器 源代码
上传用户:llwap
用于频率测量,使用CPLD,单片机可进行测试。
标签: 频率测量
上传时间: 2013-08-28
上传用户:shen_dafa
文档中给出了使用VHDL编写的频率的精确测量方法的代码,同时还有cPLD与e2rom等的接口代码
标签: VHDL 编写 精确测量 代码
上传时间: 2013-08-30
上传用户:1318695663
用单片机AT89s52和epm7128设计的频率计
标签: 7128 89s s52 epm
上传时间: 2013-09-01
上传用户:671145514
基于CPLD的多功能信号发生器设计.PDF
标签: CPLD 多功能 信号发生器
上传时间: 2013-09-02
上传用户:lnnn30
基于CPLD的FSK信号发生器的设计.PDF
标签: CPLD FSK 信号发生器
上传时间: 2013-09-03
上传用户:zhuyibin