虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

频率估计

  • 抽样z变换频率抽样理论

    抽样z变换频率抽样理论:我们将先阐明:(1)z变换与DFT的关系(抽样z变换),在此基础上引出抽样z变换的概念,并进一步深入讨论频域抽样不失真条件。(2)频域抽样理论(频域抽样不失真条件)(3)频域内插公式一、z变换与DFT关系 (1)引入连续傅里叶变换引出离散傅里叶变换定义式。离散傅里叶变换看作是序列的傅里叶变换在 频 域 再 抽 样 后 的 变 换 对.在Z变换与L变换中,又可了解到序列的傅里叶 变换就是单位圆上的Z 变 换.所以对序列的傅里叶变换进行频域抽样时, 自 然可以看作是对单位圆上的 Z变换进行抽样. (2)推导Z 变 换 的 定 义 式 (正 变 换) 重 写 如 下:  取z=ejw 代 入 定 义 式,  得 到 单 位 圆 上 Z 变 换 为w是 单 位 圆 上 各 点 的 数 字 角 频 率.再 进 行 抽 样-- N 等 分.这 样w=2kπ/N, 即w值为0,2π/N,4π/N,6π/N…, 考虑到x(n)是N点有限长序列, 因而n只需0~N-1即可。将w=2kπ/N代入并改变上下限,  得 则这正是离散傅里叶变换 (DFT)正变换定义式.

    标签: 抽样 变换 频率

    上传时间: 2014-12-28

    上传用户:zhaistone

  • 基于单片机的频率计设计

    摘要:以单片机89C51 为核心设计了一种频率计。在设计中应用单片机的数学运算和控制功能,实现了测量量程的自动切换,既满足测量精度的要求,又满足系统反应时间的要求。关键词:频率测量;单片机;数据处理 频率计由单片机89C51 、信号予处理电路、串行通信电路、测量数据显示电路和系统软件所组成,其中信号予处理电路包含待测信号放大、波形变换、波形整形和分频电路。系统硬件框图如图1 所示。信号予处理电路中的放大器实现对待测信号的放大,降低对待测信号的幅度要求;波形变换和波形整形电路实现把正弦波样的正负交替的信号波形变换成可被单片机接受的TTL/ CMOS 兼容信号;分频电路用于扩展单片机的频率测量范围并实现单片机频率测量和周期测量使用统一的输入信号。

    标签: 单片机 频率计设

    上传时间: 2013-10-16

    上传用户:几何公差

  • 基于DSP的H.264运动估计算法研究

    采用基于TI公司高性能Davinci系列TMS320DM6437处理器的SEED-DEC6437 EVM板作为主要硬件平台,在DSP开发环境CCS3.3中采用C语言和汇编语言混合编程实现运动估计算法的DSP移植,并加入人机接口,使用DSP/BIOS调度多个任务,从而实现了从软件平台到硬件平台的移植,成功搭建了一个基于运动估计算法的DSP应用系统。研究结果表明,使用DSP平台可以使得运动估计算法的实时性更好。

    标签: DSP 264 运动估计 算法研究

    上传时间: 2014-11-18

    上传用户:萍水相逢

  • 等精度频率计设计

    等精度频率计设计

    标签: 等精度 频率计设

    上传时间: 2013-10-12

    上传用户:ming52900

  • 频率扫描的VHDL完整代码

    大家好,刚刚参加电子发烧友论坛,分享给大家一个我以前做的一个频率扫描的VHDL代码,希望大家喜欢!!!

    标签: VHDL 频率扫描 代码

    上传时间: 2013-11-04

    上传用户:alan-ee

  • 基于FPGA的多功能频率计的设计

    基于Altera公司FPGA芯片EP2C8Q208,嵌入MC8051 IP Core,用C语言对MC8051 IP Core进行编程,以其作为控制核心,实现系统控制。在FPGA芯片中,利用Verilog HDL语言进行编程,设计了以MC8051 IP Core为核心的控制模块、计数模块、锁存模块和LCD显示模块等几部分,实现了频率的自动测量,测量范围为0.1Hz~50MHz,测量误差0.01%。并实现测频率、周期、占空比等功能。  

    标签: FPGA 多功能 频率计

    上传时间: 2013-10-14

    上传用户:1214209695

  • 基于FPGA简易数字频率计设计

    基于FPGA简易数字频率计设计

    标签: FPGA 数字 频率计设

    上传时间: 2014-12-28

    上传用户:叶夜alex

  • 基于FPGA的恒温晶振频率校准系统的设计

    为满足三维大地电磁勘探技术对多个采集站的同步需求,基于FPGA设计了一种晶振频率校准系统。系统可以调节各采集站的恒温压控晶体振荡器同步于GPS,从而使晶振能够输出高准确度和稳定度的同步信号。系统中使用FPGA设计了高分辨率的时间间隔测量单元,达到0.121 ns的测量分辨率,能对晶振分频信号与GPS秒脉冲信号的时间间隔进行高精度测量,缩短了频率校准时间。同时在FPGA内部使用PicoBlaze嵌入式软核处理器监控系统状态,并配合滑动平均滤波法对测量得到的时间间隔数据实时处理,有效地抑制了GPS秒脉冲波动对频率校准的影响。

    标签: FPGA 恒温晶振 频率校准

    上传时间: 2013-10-17

    上传用户:xsnjzljj

  • 毫米波低相噪捷变频高分辨率雷达频率源设计

    设计了一种由直接数字频率合成(DDS)、倍频链构成的三次变频直接频率合成方案,实现了低相噪捷变频高分辨率毫米波雷达频率合成器设计。利用直接频率合成器的倍频输出取代传统三次变频毫米波频率源的锁相环(PLL),同时提供线性调频(LFM)信号,优化DDS和变频方案的频率配置关系。利用FPGA电路进行高速控制,较好地解决了毫米波频率合成器各技术指标之间的矛盾。实测结果表明,采用该方案的毫米波频率合成器在本振跳频带宽为160 MHz时,线性调频频率分辨率可达0.931 Hz,最大频率转换时间小于2 ?滋s,最大杂散低于-60 dBc,相位噪声优于-90 dBc/Hz。

    标签: 毫米波 捷变 高分辨率 雷达

    上传时间: 2014-01-06

    上传用户:brain kung

  • NE602单片频率转换器

    NE602单片频率转换器

    标签: 602 NE 频率转换器

    上传时间: 2013-11-08

    上传用户:wivai