在QPSK调制方式下,分别研究推导了基于辅助数据的极大似然比信噪比估计算法研究、基于矩的信噪比估计算法研究以及基于高阶累积量的信噪比估计算法。通过仿真比较了信噪比估计算法的性能,着重分析比较了采用的迭代次数及数据长度等参数对算法性能的影响,最终根据算法各自的特点给出了相应的适用范围。
上传时间: 2013-10-20
上传用户:15736969615
为了满足宽频段、细步进频率综合器的工程需求,对基于多环锁相的频率合成器进行了分析和研究。在对比传统单环锁相技术基础上,介绍了采用DDS+PLL多环技术实现宽带细步进频综,输出频段10~13 GHz,频率步进10 kHz,相位噪声达到-92 dBc/Hz@1 kHz,杂散抑制达到-68 dBc,满足实际工程应用需求。
上传时间: 2013-10-12
上传用户:Late_Li
555振荡电路的原理主要是通过对电容C(如下图)的充放电使其在1/3Vcc与2/3Vcc之间振荡从而引起内部触发器输出的变化产生输出频率
上传时间: 2013-11-17
上传用户:kachleen
锁相与频率合成技术
上传时间: 2013-10-21
上传用户:saharawalker
多个DDS器件同步后,就可以在多个频率载波实现相位和幅度的精确数字调谐控制。这种控制在雷达应用和用于边带抑制的正交(I/Q)上变频中很有用。
上传时间: 2013-11-13
上传用户:lingzhichao
为得到性能优良、符合实际工程的锁相环频率合成器,提出了一种以ADI的仿真工具ADIsimPLL为基础,运用ADS(Advanced Design System 2009)软件的快速设计方法。采用此方法设计了频率输出为930~960 MHz的频率合成器。结果表明该频率合成器的锁定时间、相位噪声以及相位裕度等指标均达到了设计目标。
上传时间: 2013-12-16
上传用户:萍水相逢
采用锁相环技术设计了一种稳定、低噪声的C波段频率源。建立了锁相环的相位噪声模型并分析影响相位噪声的因素,进行了锁相环低通滤波器的设计。利用软件对环路的稳定性和相位噪声进行仿真,相位裕度在45°以上,环路工作稳定,且具有较好的相位噪声特性
上传时间: 2014-12-23
上传用户:吾学吾舞
交流频率转换器 特点: 精确度0.05%满刻度(Accuracy 0.05%F.S.) 多种输入,输出选择 输入与输出绝缘耐压2仟伏特/1分钟 冲击电压测试5仟伏特(1.2x50us) (IEC255-4,ANSI C37.90a/1974) 突波电压测试2.5仟伏特(0.25ms/1MHz) (IEC255-4) 尺寸小,稳定性高 2:主要规格 精确度: 0.05% F.S. (23 ±5℃) 输入负载: <0.2VA 最大过载能力:maximum 2 x rated continuous 输出反应时间: <250ms (0~90%) 输出负载能力: <10mA for voltage mode <10V for current mode 输出涟波: <0.1% F.S. 归零调整范围: 0~±5% F.S. 最大值调整范围: 0~±10% F.S. 温度系数: 50ppm/℃ (0~50℃) 隔离特性: Input/Output/Power/Case 绝缘抗阻: >100M ohm with 500V DC 绝缘耐压能力: 2KVac/1 min. (input/output/power) 行动测试: ANSI C37.90a/1974,DIN-IEC 255-4 impulse voltage 5KV (1.2 x 50us) 突波测试: 2.5KV-0.25ms/1MHz 使用环境条件: -20~60℃(20 to 90% RH non-condensed) 存放环境条件: -30~70℃(20 to 90% RH non-condensed) CE认证: EN 55022:1998/A1:2000 Class A EN 61000-3-2:2000 EN 61000-3-3:1995/A1:2001 EN 55024:1998/A1:2001
上传时间: 2013-10-11
上传用户:xzt
用ADC0832调节频率输出1 源代码
上传时间: 2013-11-07
上传用户:a155166
2012TI杯陕西赛题H题,2012TI杯陕西赛题B题--频率补偿电路.
上传时间: 2013-10-07
上传用户:ysystc670