用vhdl实现的分频器,可产生任意对主时钟的分频,从而是实现不同频率pwm的控制
标签: vhdl 分频器
上传时间: 2016-06-01
上传用户:6546544
这是一个简单的从通讯录,完成后自己班级内部用过.是基于B/S结构的.
标签: 通讯
上传时间: 2016-07-16
上传用户:wcl168881111111
b树实现源码,linux和unix下运行,速度快,极好用
标签: linux unix 树 源码
上传时间: 2016-07-20
上传用户:rishian
标准化考试系统 (B/S网络版) 用JAVA编写的考试系统,是JAVA课程设计时的作品! 客户端主类ClientBS 客户端选择试题界面ChoiceFile 客户端考试界面ClientTestArea 服务器端主类Server 服务器端读取试题 ReadTestquestion
标签: JAVA 标准化 网络
上传时间: 2013-12-26
上传用户:yyyyyyyyyy
汇编语言编写的演奏声音程序,有四个选择,A B C 分别是三首不同的曲子,Q退出
标签: 汇编语言 分 编写 程序
上传时间: 2014-02-15
上传用户:时代电子小智
TI的C6x系列,多通道缓冲串口McBSP用做异步串口的例子,可以看文档TMS320C6000 McBSP: UART (Rev. B)
标签: McBSP C6000 320C 6000
上传时间: 2014-01-09
上传用户:tyler
一个电子产品开发时的部分c代码B!绝对能用!
标签: 电子 产品开发 分 代码
上传时间: 2013-12-20
上传用户:许小华
上传时间: 2016-09-05
上传用户:515414293
通过RS485端口不停地发送数据0xaa,用示波器观察RS485端口A、B信号线上的波形或者用RS485接收器接收发送的字符。
标签: 485 RS xaa 端口
上传用户:xcy122677
用VERILOG HDL实现的任意 频率分频器源代码,是一个通用的程序
标签: VERILOG HDL 频率 分频器
上传时间: 2014-01-07
上传用户:alan-ee