基于FPGA的快速傅立叶变换实现,适合fpga工程技术人员参考设计
上传时间: 2013-08-06
上传用户:baba
用VHDL语言设计基于FPGA器件的高采样率FIR滤波器,基于VHDL与CPLD器件的FIR数字滤波器的设计
上传时间: 2013-08-07
上传用户:ukuk
异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构,使得系统具有良好的可扩充性。
上传时间: 2013-08-08
上传用户:13817753084
基于VHDL语言的一个FFT快速傅里叶变换程序。采用4蝶形算法
上传时间: 2013-08-10
上传用户:qlpqlq
关键字: 基带 采样 频谱 信号
上传时间: 2013-08-19
上传用户:youmo81
cpld max7128s控制3路AD7472采样,希望对大家有帮助。
上传时间: 2013-08-22
上传用户:hn891122
proteus仿真ARM2100系列例子-adc采样\r\n有了PROTEUS软件我们不用开发板也可以进行ARM项目开发了!
上传时间: 2013-08-26
上传用户:kangqiaoyibie
此程序用通过PFGA用VHDL语言实现了傅立叶变换,希望对大家有用
上传时间: 2013-08-30
上传用户:tonyshao
利用FPGA实现的可编程综合采样器\r\nAProgrammableIntegratedSamplerUsingFPGA
上传时间: 2013-09-06
上传用户:z754970244
针对城市公交网络的评价问题,在综合考虑城市公交系统诸多因素的基础上,建立了城市公交网络系统的综合评价指标体系。然后利用非负矩阵分解的知识,提取出指标体系中的主要综合性指标。通过对银川市现有的公交网络进行综合评价后发现,文中所提出的方法可以克服传统的评价方法结果无明确几何意义和主观依赖性等缺点,从而可以更为有效的给出量化的评价结果。
上传时间: 2013-11-13
上传用户:haohaoxuexi