虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

雷码

  • 将遗传算法(GA)与传统SVM算法结合,构造出一种参数最优的进化SVM(GA2SVM),SVM 模型采用径向基函数(RBF)作为核函数

    将遗传算法(GA)与传统SVM算法结合,构造出一种参数最优的进化SVM(GA2SVM),SVM 模型采用径向基函数(RBF)作为核函数,利用格雷码编码方式对SVM算法的模型参数进行遗传编码和优化搜索,将搜索到的优化结果作为SVM 的最终模型参数。

    标签: SVM GA2SVM RBF 算法

    上传时间: 2014-08-08

    上传用户:cccole0605

  • 计数器

    计数器,能够由二进制计数器转化为格雷码计数器

    标签: 计数器

    上传时间: 2015-12-14

    上传用户:a673761058

  • 开发环境是FPGA开发工具

    开发环境是FPGA开发工具,格雷码计数器的VHDL程序

    标签: FPGA 开发环境 开发工具

    上传时间: 2013-12-25

    上传用户:远远ssad

  • 用双端口ram实现异步fifo

    用双端口ram实现异步fifo,采用格雷码,避免产生毛刺。

    标签: fifo ram 双端口

    上传时间: 2016-10-10

    上传用户:lvzhr

  • 一种将异步时钟域转换成同步时钟域的方法

    一种将异步时钟域转换成同步时钟域的方法,可节省资源,避免格雷码转换。

    标签: 异步时钟 转换成 时钟域

    上传时间: 2016-12-07

    上传用户:csgcd001

  • 典型的状态机

    典型的状态机,简单的状态机可以不需要编码,也可以采用one-hot编码方式,如果状态很多时,采用格雷码,能有效避免亚稳态。

    标签: 典型 状态

    上传时间: 2014-01-02

    上传用户:邶刖

  • 含有七人表决器

    含有七人表决器,格雷码变换电路,英文字符显示电路,基本触发器(D和JK),74LS160计数器功能模块,步长可变的加减计数器

    标签: 表决器

    上传时间: 2017-02-02

    上传用户:yuzsu

  • 实现输入一个数字

    实现输入一个数字,产生这个位数的所有格雷码

    标签: 输入 数字

    上传时间: 2017-05-04

    上传用户:zhengjian

  • STM32F10XXX正交编码器接口应用笔记

    在马达控制类应用中,正交编码器可以反馈马达的转子位置及转速信号.TM32F10x系列MCU集成了正交编码器接口,增量编码器可与MCU直接连接而无需外部接口电路。该应用笔记详细介绍了STM32F1Ox与正交编码器的接口,并附有相应的例程,使用户可以很快地掌握其使用方法.1正交编码器原理正交编码器实际上就是光电编码器,分为增量式和绝对式,较其它检测元件有直接输出数字量信号,惯量低,低噪声,高精度,高分辨率,制作简便,成本低等优点。增量式编码器结构简单,制作容易,一般在码盘上刻A.B.Z三道均匀分布的刻线,由于其给出的位置信息是增量式的,当应用于伺服领域时需要初始定位格雷码绝对式编码器一般都做成循环二进制代码,码道道数与二进制位数相同。格富码绝对式编码器可直接输出转子的绝对位置,不需要测定初始位置,但其工艺复杂、成本高,实现高分辨率、高精度较为困难。本文主要针对增量式正交编码器,它产生两个方波信号A和B,它们相差+-90.其符号由转动方向决定。如下图所示:图1:增量式正交编码器输出信号波形2 STM32F10x正交编码器接口详述STM32F10x的所有通用定时器及高级定时器都集成了正交编码器接口,定时器的两个输入TII和TI2直接与增量式正交编码器接口,当定时器设为正交编码器模式时,这两个信号的边沿作为计数器的时钟,而正交编码器的第三个输出(机械零位),可连接外部中断口来触发定时器的计数器复位.

    标签: stm32 接口 正交编码器

    上传时间: 2022-06-18

    上传用户:zhanglei193

  • 超高速FlashADC集成电路设计

    随着半导体技术的发展,模数转换器(Analog to Digital Converter,ADC)作为模拟与数字接口电路的关键模块,对性能的要求越来越高。为了满足这些要求,模数转换器正朝着低功耗、高分辨率和高速度方向快速发展。在磁盘驱动器读取通道、测试设备、纤维光接收器前端和日期通信链路等高性能系统中,高速模数转换器是最重要的结构单元。因此,对模数转换器的性能,尤其是速度的要求与日俱增,甚至是决定系统性能的关键因素。在分析各种结构的高速模数转换器的基础上,本文设计了一个分辨率为6位,采样时钟为1GS/s的超高速模数转换器。本设计采用的是最适合应用于超高速A/D转换器的全并行结构,整个结构是由分压电阻阶梯,电压比较器,数字编码电路三部分组成。在电路设计过程中,主要从以下几个方面进行分析和改进:采用了无采样/保持电路的全并行结构;在预放大电路中,使用交叉耦合对晶体管作为负载来降低输入电容和增加放大电路的带宽,从而提高比较器的比较速度和信噪比;在比较器的输出端采用时钟控制的自偏置差分放大器作为输出缓冲级,使得比较输出结果能快速转换为数字电平,以此来提高ADC的转换速度;在编码电路上,先将比较器输出的温度计码转换成格雷码,再把格雷码转换成二进制码,这样进一步提高ADC的转换速度和减少误码率。

    标签: flash adc

    上传时间: 2022-06-22

    上传用户:kingwide