飞思卡尔摄像头采集程序
上传时间: 2013-12-20
上传用户:woshiayin
飞思卡尔S12处理器培训讲义 In this LAB, we will: Get familiar with CodeWarrior 4.7 IDE; How to work with project wizard; Light the LEDs
上传时间: 2013-11-13
上传用户:LIKE
电子发烧友网为大家带来了飞思卡尔Kinetis JTAG写入器的安装与使用
上传时间: 2013-11-14
上传用户:aa7821634
过去,RF功率的性能完全取决于线性效率。如今,开发者遇到更加复杂的挑战:需要满足多种标准、信号变化和严格的带宽要求等。针对这一问题,飞思卡尔半导体(NYSE:FSL)日前推出新型硅片RF LDMOS功率晶体管Airfast RF功率解决方案,将性能和能效提升至新的高度。飞思卡尔通过新的产品系列解决了这种模式转变带来的问题,该产品系列基于一种更加全面、完整的系统级RF功率技术方法。
上传时间: 2013-11-25
上传用户:drink!
在一这期中,我们扩大了讨论的範围,涵盖了在飞思卡尔产品系列中采用的多种技术,包括8位微控制器(MCU)、32位ColdFire控制器、我们曾获大奖的16位数字信号控制器(DSC)及ZigBee® 无线技术等。此外,我们还增加了一个来自设计联盟合作伙伴的内容,以及飞思卡尔客户如何用我们的产品和服务取得成功的实例。
上传时间: 2013-10-17
上传用户:1234xhb
飞思卡尔智能车的舵机测试程序 #include <hidef.h> /* common defines and macros */#include <MC9S12XS128.h> /* derivative information */#pragma LINK_INFO DERIVATIVE "mc9s12xs128" void SetBusCLK_16M(void) { CLKSEL=0X00; PLLCTL_PLLON=1; //锁相环电路允许位 SYNR=0x00 | 0x01; //SYNR=1 REFDV=0x80 | 0x01; POSTDIV=0x00; _asm(nop); _asm(nop); while(!(CRGFLG_LOCK==1)); CLKSEL_PLLSEL =1; } void PWM_01(void) { //舵机初始化 PWMCTL_CON01=1; //0和1联合成16位PWM; PWMCAE_CAE1=0; //选择输出模式为左对齐输出模式 PWMCNT01 = 0; //计数器清零; PWMPOL_PPOL1=1; //先输出高电平,计数到DTY时,反转电平 PWMPRCLK = 0X40; //clockA 不分频,clockA=busclock=16MHz;CLK B 16分频:1Mhz PWMSCLA = 0x08; //对clock SA 16分频,pwm clock=clockA/16=1MHz; PWMCLK_PCLK1 = 1; //选择clock SA做时钟源 PWMPER01 = 20000; //周期20ms; 50Hz; PWMDTY01 = 1500; //高电平时间为1.5ms; PWME_PWME1 = 1;
上传时间: 2013-11-04
上传用户:狗日的日子
赛灵思spartan6系列FPGA片内资源设计指导
上传时间: 2013-10-16
上传用户:wang0123456789
飞思卡尔的PCB布局布线应用笔记,很值得学习的
上传时间: 2013-10-21
上传用户:aa7821634
深入剖析赛灵思(Xilinx)All Programmable三大创新器件:赛灵思在 28nm 节点上推出的多种新技术为客户带来了重大的超前价值,并使赛灵思领先竞争对手整整一代。赛灵思并不是简单地将现有的 FPGA 架构迁移到新的技术节点上,而是力求引领多种 FPGA 创新,并率先推出了 All Programmable 3D IC 和 SoC。 今天推出的 All Programmable 产品采用了各种形式的可编程技术,包括可编程硬件和软件、数字信号和模拟混合信号(AMS)、单晶片和多片 3D IC 方案(图 1)。有了这些全新的 All Programmable 器件,设计团队就能进一步提升可编程系统的集成度,提高整体系统性能,降低 BOM 成本,并以更快的速度向市场推出更具创新性的智能产品。
标签: Programmable Xilinx All 赛灵思
上传时间: 2013-10-29
上传用户:1427796291
全新赛灵思(Xilinx)FPGA 7系列芯片精彩剖析:赛灵思的最新7系列FPGA芯片包括3个子系列,Artix-7、 Kintex-7和Virtex-7。在介绍芯片之前,先看看三个子系列芯片的介绍表,如下表1所示: 表1 全新Xilinx FPGA 7系列子系列介绍表 (1) Artix-7 FPGA系列——业界最低功耗和最低成本 通过表1我们不难得出以下结论: 与上一代 FPGA相比,其功耗降低了50%,成本削减了35%,性能提高30%,占用面积缩减了50%,赛灵思FPGA芯片在升级中,功耗和性能平衡得非常好。
上传时间: 2013-12-20
上传用户:dongbaobao